- -

Habilitación del diseño de circuitos digitales mediante la integración de modelos de tablas para dispositivos de nanocables reconfigurables emergentes

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Habilitación del diseño de circuitos digitales mediante la integración de modelos de tablas para dispositivos de nanocables reconfigurables emergentes

Mostrar el registro completo del ítem

Navarro Quijada, J. (2020). Habilitación del diseño de circuitos digitales mediante la integración de modelos de tablas para dispositivos de nanocables reconfigurables emergentes. http://hdl.handle.net/10251/152363

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/152363

Ficheros en el ítem

Metadatos del ítem

Título: Habilitación del diseño de circuitos digitales mediante la integración de modelos de tablas para dispositivos de nanocables reconfigurables emergentes
Autor: Navarro Quijada, Jorge
Director(es): Ramos Peinado, Germán
Entidad UPV: Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica
Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació
Fecha acto/lectura:
2020-07-13
Fecha difusión:
Resumen:
[ES] Este trabajo consiste en el desarrollo de integración de un modelo compacto tabular para la habilitación de simulación de circuitos electrónicos basados en transistores reconfigurables. Los transistores reconfigurables ...[+]


[EN] This work consists of the integration development of a table compact model to habilitate the simulation of electronic circuits based on reconfigurable transistors. These reconfigurable transistors feature silicon ...[+]
Palabras clave: Transistor de nanocable reconfigurable , Nanocable de silicio , Nanocable de gemanio , Verilog-A , Diseño de circuitos. , Reconfigurable Nanowire Transistor , Silicon Nanowire , Germanium nanowire , Circuit design.
Derechos de uso: Cerrado
Editorial:
Universitat Politècnica de València
Titulación: Grado en Ingeniería de Tecnologías y Servicios de Telecomunicación-Grau en Enginyeria de Tecnologies i Serveis de Telecomunicació
Tipo: Proyecto/Trabajo fin de carrera/grado

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem