Mostrar el registro sencillo del ítem
dc.contributor.advisor | Monzó Ferrer, José María | es_ES |
dc.contributor.advisor | Molina Fernández, Javier | es_ES |
dc.contributor.author | Martínez Sánchez, Pablo | es_ES |
dc.date.accessioned | 2023-10-05T15:09:31Z | |
dc.date.available | 2023-10-05T15:09:31Z | |
dc.date.created | 2023-09-20 | es_ES |
dc.date.issued | 2023-10-05 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10251/197729 | |
dc.description.abstract | [ES] Cada vez la sociedad demanda circuitos más complejos y de tamaño más reducido, requiriendo un rediseño de estos de forma continua, adaptándolos a cada necesidad y a cada sistema en los que van a ser finalmente utilizados. El presente trabajo se ha desarrollado en la empresa Analog Devices, empresa dedicada al diseño de circuitos integrados. El objetivo principal del trabajo es la verificación de la unidad de control de relojes y resets (CRU) de un circuito integrado desde un punto de vista del conjunto del sistema. Siendo este subsistema (CRU) parte de un sistema complejo con un microprocesador y sus correspondientes periféricos, cuyo funcionamiento y consumo, ambos parámetros decisivos, se encuentran determinados en gran parte por este subsistema. La verificación se va a llevar a cabo usando una metodología de verificación estandarizada para la verificación de circuitos digitales UVM (Universal Verification Methodology), mediante la generación de secuencias aleatorias de estímulos que encapsulan el diseño, permitiendo determinar si el sistema responde correctamente. También se estudiará la cobertura de código para asegurarse de que todas las posibilidades dentro del subsistema son ejercitadas dentro del conjunto de los test desarrollados. La verificación de este componente es crucial para el correcto comportamiento del sistema, el cual formará parte de un producto final fabricado por la empresa Analog Devices. | es_ES |
dc.format.extent | 70 | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | Digital | es_ES |
dc.subject | Verifiacion | es_ES |
dc.subject | UVM | es_ES |
dc.subject | Circuito integrado. | es_ES |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.subject.other | Máster Universitario en Ingeniería de Sistemas Electrónicos-Màster Universitari en Enginyeria de Sistemes Electrònics | es_ES |
dc.title | Verification of the clock and reset subsystem of an integrated circuit using standardised UVM verification methodologies | es_ES |
dc.title.alternative | Verification of the clock and reset subsystem of an integrated circuit using standardised UVM verification methodologies | es_ES |
dc.title.alternative | Verificació del subsistema de rellotges i resets d'un circuit integrat fent ús de metodologies estandarditzades de verificació UVM | es_ES |
dc.type | Tesis de máster | es_ES |
dc.rights.accessRights | Cerrado | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació | es_ES |
dc.description.bibliographicCitation | Martínez Sánchez, P. (2023). Verification of the clock and reset subsystem of an integrated circuit using standardised UVM verification methodologies. Universitat Politècnica de València. http://hdl.handle.net/10251/197729 | es_ES |
dc.description.accrualMethod | TFGM | es_ES |
dc.relation.pasarela | TFGM\157960 | es_ES |