- -

Adaptación de una implementación de microprocesador RISC­V segmentado para ser usada en sistemas SOC basados en un estándar de bus Avalon.

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Adaptación de una implementación de microprocesador RISC­V segmentado para ser usada en sistemas SOC basados en un estándar de bus Avalon.

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Monzó Ferrer, José María es_ES
dc.contributor.advisor Martínez Millana, Antonio es_ES
dc.contributor.author Martínez Sánchez, Pablo es_ES
dc.date.accessioned 2021-10-11T15:56:00Z
dc.date.available 2021-10-11T15:56:00Z
dc.date.created 2021-07-27 es_ES
dc.date.issued 2021-10-11 es_ES
dc.identifier.uri http://hdl.handle.net/10251/174480
dc.description.abstract [ES] El objetivo del presente trabajo es adaptar un core IP de un microprocesador RISC-V segmentado para que pueda ser usado en sistemas SOC basados en buses Avalon. El core IP adaptado implementa una arquitectura RISC-V segmentada con soporte parcial del juego de instrucciones (ISA) RV32IM, y está desarrollado completamente en System Verilog. La característica principal de esta implementación es el uso de una arquitectura abierta y su bajo consumo. Lo que permitiría su uso en sistemas SOC desarrollados sobre dispositivos FPGA de bajo coste. El objetivo principal de este proyecto es diseñar y verificar nuevos módulos para la adaptación del microprpocesador al estándar de bus Avalon y su integración en el entorno de desarrollo de sistemas SOC de Intel FPGA Platform Designer. El resultado del trabajo permitirá crear sistemas SOC donde el microprocesador es interconectado con diferentes periféricos de forma sencilla a través de la herramienta Platform Designer , para lo cual será también necesario el desarrollo de un software y un hardware que permita realizar la programación, el control y la depuración del microprocesador desde un sistema externo. es_ES
dc.description.abstract [EN] The objective of this work is to adapt a core IP of a segmented RISC­V microprocessor to be used in SOC systems based on Avalon buses. The adapted core IP implements a segmented RISC­V architecture with partial support to the (ISA) RV32IM instruction set, and it is completely developed on System Verilog. The main characteristic of this implementation is the usage of an open architecture and its low consume¿ this would allow its use in SOC systems developed over low­cost FPGA devices. The main objective of this project is to design and verify new modules to adapt the microprocessor to an Avalon bus standard and its integration in a SOC systems development environment of Intel FPGA PlatformDesigner. The result of this work would allow to create SOC systems where the microprocessor is interconnected with different peripherals easily through the Platform Designer tool, for which is also needed the development of a software and hardware to allow to program, to control and to debug the microprocessor from an external device. en_EN
dc.format.extent 58 es_ES
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reserva de todos los derechos es_ES
dc.subject RISC-V es_ES
dc.subject Microprocesadores es_ES
dc.subject SOC es_ES
dc.subject Bus Avalon es_ES
dc.subject Verilog es_ES
dc.subject Microprocessor en_EN
dc.subject Avalon Bus en_EN
dc.subject.classification TECNOLOGIA ELECTRONICA es_ES
dc.subject.other Grado en Ingeniería de Tecnologías y Servicios de Telecomunicación-Grau en Enginyeria de Tecnologies i Serveis de Telecomunicació es_ES
dc.title Adaptación de una implementación de microprocesador RISC­V segmentado para ser usada en sistemas SOC basados en un estándar de bus Avalon. es_ES
dc.type Proyecto/Trabajo fin de carrera/grado es_ES
dc.rights.accessRights Abierto es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica es_ES
dc.contributor.affiliation Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació es_ES
dc.description.bibliographicCitation Martínez Sánchez, P. (2021). Adaptación de una implementación de microprocesador RISC­V segmentado para ser usada en sistemas SOC basados en un estándar de bus Avalon. Universitat Politècnica de València. http://hdl.handle.net/10251/174480 es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\144249 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem