- -

Development of a RISC-V processor optimized for control applications to be used in the levitation system of Hyperloop

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Development of a RISC-V processor optimized for control applications to be used in the levitation system of Hyperloop

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Olguín Pinatti, Cristian Ariel es_ES
dc.contributor.advisor Monzó Ferrer, José María es_ES
dc.contributor.author Ramón Alamán, David es_ES
dc.date.accessioned 2023-07-11T08:53:04Z
dc.date.available 2023-07-11T08:53:04Z
dc.date.created 2023-06-26
dc.date.issued 2023-07-11 es_ES
dc.identifier.uri http://hdl.handle.net/10251/194815
dc.description.abstract [EN] The present work develops, in System Verilog, a RISC-V IP core, both single-cycle and multi-cycle, employing the RV32I (32-bit integer handling RISC-V architecture) ISA (Instruction Set Architecture). A PID controller core IP has been developed to work alongside the processor. The main objective is to create a microprocessor optimised for control applications to be used in a hyperloop prototype. Hyperloop is a means of transportation concept that consists of a capsule that levitates in a vacuum tube to achieve high speeds with the lowest possible energy usage. Levitation control is a resource-intensive task in a microcontroller. A dedicated control peripheral reduces the use of the CPU, allowing it to perform other tasks. The use of FPGAs increases hardware flexibility to be modified, improving its performance without altering the PCBs, allowing process parallelisation and reducing power consumption. This project is based on the control system of the hyperloop prototype, Auran, developed by the Hyperloop UPV team for the 2022 European Hyperloop Week. es_ES
dc.description.abstract [ES] El presente trabajo desarrolla, en System Verilog, un core IP de procesador RISC-V tanto single-cycle como multi-cycle implementando el ISA (Intruction Set Architecture) RV32I (RISC-V con arquitectura de 32 bits y manejo de números enteros), junto con un core IP de controlador PID que será conectado a él. El objetivo principal es desarrollar un microprocesador optimizado para aplicaciones de control para poder ser usado en un prototipo hyperloop. Hyperloop es un concepto de medio de transporte que consiste en una cápsula que circula levitando en un tubo de vacío para lograr altas velocidades con el menor uso de energía posible. El control de la levitación consume una gran cantidad de recursos en un microcontrolador, por lo que un periférico específico para realizar el control reduce la carga sobre la CPU, permitiendo ejecutar otras tareas. El uso de FPGAs mejora la flexibilidad del hardware para ser modificado incrementando las prestaciones, sin cambio en las PCBs, posibilita la paralelización de tareas y reduce el consumo. Este proyecto tiene como base el sistema de control del prototipo hyperloop, Auran, desarrollado por el equipo Hyperloop UPV para la European Hyperloop Week de 2022. es_ES
dc.format.extent 245 es_ES
dc.language Inglés es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reconocimiento (by) es_ES
dc.subject RISC-V es_ES
dc.subject SystemVerilog es_ES
dc.subject FPGA es_ES
dc.subject Microcontrolador es_ES
dc.subject Control es_ES
dc.subject PID es_ES
dc.subject Hyperloop es_ES
dc.subject Microcontroller es_ES
dc.subject.classification TECNOLOGIA ELECTRONICA es_ES
dc.subject.other Grado en Ingeniería Electrónica Industrial y Automática-Grau en Enginyeria Electrònica Industrial i Automàtica es_ES
dc.title Development of a RISC-V processor optimized for control applications to be used in the levitation system of Hyperloop es_ES
dc.title.alternative Desarrollo de un procesador RISC-V optimizado para aplicaciones de control para ser utilizado en el sistema de levitación de Hyperloop es_ES
dc.title.alternative Desenvolupament d'un processador RISC-V optimitzat per a aplicacions de control per ser utilitzat en el sistema de levitació d'Hyperloop es_ES
dc.type Proyecto/Trabajo fin de carrera/grado es_ES
dc.rights.accessRights Abierto es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica es_ES
dc.contributor.affiliation Universitat Politècnica de València. Escuela Técnica Superior de Ingeniería del Diseño - Escola Tècnica Superior d'Enginyeria del Disseny es_ES
dc.description.bibliographicCitation Ramón Alamán, D. (2023). Development of a RISC-V processor optimized for control applications to be used in the levitation system of Hyperloop. Universitat Politècnica de València. http://hdl.handle.net/10251/194815 es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\154121 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem