Resumen:
|
[ES] Este trabajo es un estudio comparativo entre diferentes arquitecturas de LDOs (Low Dropout Regulators) y varios métodos de compensación que se pueden aplicar durante su diseño. Para ello se empezará analizando cuáles ...[+]
[ES] Este trabajo es un estudio comparativo entre diferentes arquitecturas de LDOs (Low Dropout Regulators) y varios métodos de compensación que se pueden aplicar durante su diseño. Para ello se empezará analizando cuáles son las especificaciones principales que afectan a un circuito de estas características y cómo cada uno de los componentes que forman parte del lazo modifican las prestaciones.
Después se continuará con los diseños propiamente dichos, donde primero se distinguirá entre el tipo de transistor de paso nMOS o pMOS, se estudiará su efecto en la respuesta del lazo y la PSRR (Power Supply Rejection Ratio), y se dimensionará acorde a las especificaciones propuestas, y segundo se propondrán varias soluciones sobre las que se aplicarán las distintas arquitecturas de amplificador de error y redes de realimentación, y los métodos de compensación con la capacidad de Miller, la capacidad paralela, y el uso de buffers. Estas soluciones estarán enfocadas principalmente a la obtención de la estabilidad y la PSRR, donde se analizarán los límites de cada propiedad, a que se deben, y se simularán las mejores para generar un punto de comparación entre ellas.
Los resultados de este estudio muestran una mejor respuesta de la PSRR en transistores de paso tipo nMOS frente a los pMOS debido a su mayor impedancia vista desde la fuente de alimentación, aunque el inconveniente de esta elección es el de tener que emplear siempre una fuente de alimentación adicional y superior a la primera para alimentar la etapa anterior. La aplicación de los métodos de compensación y la variante del amplificador de error elegida también se revelan fundamentales para el correcto control de la respuesta en frecuencia del lazo y obtener la mejor PSRR posible en los diseños más restrictivos.
[-]
[EN] This thesis is a comparative study between different LDO (Low Dropout Regulators) architectures and various compensation methods that can be applied during their design. It will start by analyzing which are the main ...[+]
[EN] This thesis is a comparative study between different LDO (Low Dropout Regulators) architectures and various compensation methods that can be applied during their design. It will start by analyzing which are the main specifications points that affect a circuit of these characteristics and how each of the components that are part of the loop modify the performance.
Then it will continue with the actual designs, where it will first distinguish between the nMOS or pMOS type pass transistor, study its effect on the loop response and the PSRR (Power Supply Rejection Ratio), and size it according to the proposed specifications, and secondly it will propose several solutions on which the different architectures of error amplifiers and feedback networks, and compensation methods with Miller capacitance, parallel capacitance, and the use of buffers will be applied. These solutions will be mainly focused on obtaining stability and PSRR, finding where the limits of each property are and what they are due to, and simulating the best ones to generate a common point of comparison between them.
The results of this study show a better response of the PSRR in nMOS type pass transistors versus pMOS due to their higher impedance seen from the power supply, although the drawback of this choice is always having to use an additional and higher voltage power supply than the first one to feed the previous stage. The application of the compensation methods and the chosen error amplifier variant also prove to be essential for the correct control of the loop frequency response and to obtain the best possible PSRR in the most restrictive designs.
[-]
|