- -

Adaptación de una DMA versátil para la recogida de datos de alto nivel en la placa de evaluación Xilinx MPSoC ZCU-102

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Adaptación de una DMA versátil para la recogida de datos de alto nivel en la placa de evaluación Xilinx MPSoC ZCU-102

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Martínez Millana, Antonio es_ES
dc.contributor.author Fernández Lloret, Miguel Isidro es_ES
dc.coverage.spatial east=-0.35027503967285156; north=39.47256004386507; name=C/ de Sèneca, 15, planta 4, puerta 10, 46021 Valencia, Espanya es_ES
dc.date.accessioned 2023-07-26T14:32:53Z
dc.date.available 2023-07-26T14:32:53Z
dc.date.created 2023-07-21 es_ES
dc.date.issued 2023-07-26 es_ES
dc.identifier.uri http://hdl.handle.net/10251/195539
dc.description.abstract [ES] En el presente TFG se pretende una adaptación completa de un sistema de acceso directo a memoria (DMA), manejado por un controlador (DMAC), orientado a la recogida y procesamiento de datos de alto nivel físico o HEP (High Energy Physics). Los experimentos HEP requieren de sistemas de adquisición de datos (DAQ) con una alta velocidad de procesamiento, volatilidad y procesamiento en paralelo. Para ello se decide implementar nuestro sistema en una placa FPGA. El sistema a adaptado deberá consistir en un DMAC dentro de la lógica programable (PL) conectado directamente con el sistema procesador (PS) y todo el conjunto dentro de un solo MPSoC (Multi-Processor System on a Chip). Las conexiones e interfaces deberán seguir el protocolo de Xilinx AMBA AXI. La simulación y testeo del diseño adaptado se realizar a través de un sistema Software basado en el manejo del Hardware a través de un Device Driver específico y en el inicio de una comunicación y un flujo de datos artificial a través de una App. Los resultados obtenidos son fructíferos, demostrando que se puede obtener un sistema rápido y volátil basado en el uso del método DMA para la adquisición de datos de alto nivel. Todo el sistema será de código abierto y podrá ser utilizado para diferentes aplicaciones que requieran de una alta velocidad de procesamiento de datos sin necesidad de gastar energía innecesaria de la CPU. es_ES
dc.description.abstract [EN] In this bachelor¿s Thesis, a complete adaptation of a Direct Memory Access (DMA) system, controlled by a DMAC (Direct Memory Access Controller), is intended for the collection and processing of High Energy Physics (HEP) data. HEP experiments require data acquisition systems (DAQ) with high processing speed, volatility, and parallel processing capabilities. To achieve this, it is decided to implement our system on an FPGA board. The adapted system will consist of a DMAC within the programmable logic (PL), directly connected to the processor system (PS), all within a single MPSoC (Multi-Processor System on a Chip). The connections and interfaces will follow the Xilinx AMBA AXI protocol. The adapted design will be simulated and tested using a software system based on handling the hardware through a specific device driver and initiating communication and an artificial data flow through an app. The obtained results are fruitful, demonstrating that a fast and volatile system can be achieved based on the use of the DMA method for high-level data acquisition. The entire system will be open-source and can be used for different applications that require high-speed data processing without unnecessary CPU energy consumption. en_EN
dc.format.extent 72 es_ES
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reserva de todos los derechos es_ES
dc.subject DMA es_ES
dc.subject DMAC es_ES
dc.subject HEP es_ES
dc.subject DAQ es_ES
dc.subject FPGA es_ES
dc.subject PL es_ES
dc.subject PS es_ES
dc.subject MPSoC. es_ES
dc.subject.classification TECNOLOGIA ELECTRONICA es_ES
dc.subject.other Grado en Ingeniería de Tecnologías y Servicios de Telecomunicación-Grau en Enginyeria de Tecnologies i Serveis de Telecomunicació es_ES
dc.title Adaptación de una DMA versátil para la recogida de datos de alto nivel en la placa de evaluación Xilinx MPSoC ZCU-102 es_ES
dc.title.alternative Adaptation of a versatile DMA for high-level data collection on the Xilinx MPSoC ZCU-102 evaluation board es_ES
dc.title.alternative Adaptació d'una DMA versàtil per a la recollida de dades d'alt nivell a la placa d'avaluació Xilinx MPSoC ZCU-102 es_ES
dc.type Proyecto/Trabajo fin de carrera/grado es_ES
dc.rights.accessRights Cerrado es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica es_ES
dc.contributor.affiliation Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació es_ES
dc.description.bibliographicCitation Fernández Lloret, MI. (2023). Adaptación de una DMA versátil para la recogida de datos de alto nivel en la placa de evaluación Xilinx MPSoC ZCU-102. Universitat Politècnica de València. http://hdl.handle.net/10251/195539 es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\158055 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem