- -

Sistema basado en FPGA para la generación de señales arbitrarias a GSPS

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Sistema basado en FPGA para la generación de señales arbitrarias a GSPS

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Valls Coquillat, Javier es_ES
dc.contributor.author Rioja Ibañez, Josep es_ES
dc.date.accessioned 2017-10-23T12:17:10Z
dc.date.available 2017-10-23T12:17:10Z
dc.date.created 2017-09-21 es_ES
dc.date.issued 2017-10-23 es_ES
dc.identifier.uri http://hdl.handle.net/10251/89866
dc.description.abstract In this Project an FPGA-based systems to generate giga-samples per second (GSPS) arbitrary signals is going to be implemented. The system consist of an FPGA device connected to a DDR3 memory and a GSPS digital-to-analog converter (DAC) and will be controlled from Matlab through Ethernet sending the signal to be generated together with the control commands (store the signal in the DDR, read the DDR contents an generate the signal with the DAC). The interface circuitry among the Ethernet controller, the DDR3 and the DAC will be designed and implemented in a Kintex Xilinx device using the Verilog HDL language and the Vivado Software. en_EN
dc.description.abstract En este proyecto se va a implementar un sistema basado en un dispositivo FPGA que permitirá la generación de señales arbitrarias muestreadas con una tasa de varios giga muestras por segundo (GSPS). El sistema consiste en un dispositivo FPGA que lleva conectado una memoria DDR3 y un conversor digital analógico (DAC) de GSPS y se controlará desde Matlab vía Ethernet enviando la se señal a generar junto con los comandos para indicar las tareas a realizar (guardar en la memoria DDR, leer el contenido de la DDR o generar la señal con el DAC). Se tendrá que diseñar el interfaz entre el controlador Ethernet, la memoria DDR3 y el conversor DAC y e implementarlo en un dispositivo Kintex de Xilinx utilizando el lenguaje Verilog HDL y el entorno software Vivado. es_ES
dc.language Español
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reserva de todos los derechos es_ES
dc.subject signal generator FPGA en_EN
dc.subject GSPS en_EN
dc.subject DAC en_EN
dc.subject DDR3 en_EN
dc.subject generación señales FPGA es_ES
dc.subject.classification TECNOLOGIA ELECTRONICA es_ES
dc.subject.other Grado en Ingeniería de Sistemas de Telecomunicación, Sonido e Imagen-Grau en Enginyeria de Sistemes de Telecomunicació, So i Imatge es_ES
dc.title Sistema basado en FPGA para la generación de señales arbitrarias a GSPS es_ES
dc.type Proyecto/Trabajo fin de carrera/grado es_ES
dc.rights.accessRights Abierto es_ES
dc.contributor.affiliation Universitat Politècnica de València. Instituto Universitario de Telecomunicación y Aplicaciones Multimedia - Institut Universitari de Telecomunicacions i Aplicacions Multimèdia es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica es_ES
dc.contributor.affiliation Universitat Politècnica de València. Escuela Politécnica Superior de Gandia - Escola Politècnica Superior de Gandia es_ES
dc.description.bibliographicCitation Rioja Ibañez, J. (2017). Sistema basado en FPGA para la generación de señales arbitrarias a GSPS. Universitat Politècnica de València. http://hdl.handle.net/10251/89866 es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\60591 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem