- -

Improving Network-on-Chip Performance in Multi-Core Systems

RiuNet: Institutional repository of the Polithecnic University of Valencia

Share/Send to

Cited by

Statistics

Improving Network-on-Chip Performance in Multi-Core Systems

Show full item record

Gorgues Alonso, M. (2018). Improving Network-on-Chip Performance in Multi-Core Systems [Tesis doctoral no publicada]. Universitat Politècnica de València. doi:10.4995/Thesis/10251/107336

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/107336

Files in this item

Item Metadata

Title: Improving Network-on-Chip Performance in Multi-Core Systems
Author:
Director(s): Flich Cardo, José
UPV Unit: Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors
Read date / Event date:
2018-07-24
Issued date:
Abstract:
La red en el chip (NoC) se han convertido en el elemento clave para la comunicación eficiente entre los núcleos dentro de los chip multiprocesador (CMP). Tanto el uso de aplicaciones paralelas en los CMPs como el incremento ...[+]


The Network on Chip (NoC) has become the key element for an efficient communication between cores within the multiprocessor chip (CMP). The use of parallel applications in CMPs and the increase in the amount of memory ...[+]


La xarxa en el xip (NoC) s'ha convertit en un element clau per a una comunicació eficient entre els diferents nuclis dins d'un xip multiprocessador (CMP). Tant la utilització d'aplicacions paral·leles en el CMP com l'increment ...[+]
Subjects: Congestion , Circuit Switching , Fully Adaptive Routing Algorithm , High Performance Computing , Network-on-Chip , Packet Switching , Security in Network on Chip , Switch Allocation , System-on-Chip , Time Division Multiplexing
Copyrigths: Reserva de todos los derechos
DOI: 10.4995/Thesis/10251/107336
Type: Tesis doctoral

This item appears in the following Collection(s)

Show full item record