- -

Esteganografía usando la redundancia en el juego de instrucciones de la arquitectura Intel x86-64

RiuNet: Institutional repository of the Polithecnic University of Valencia

Share/Send to

Cited by

Statistics

Esteganografía usando la redundancia en el juego de instrucciones de la arquitectura Intel x86-64

Show full item record

Melero Bargues, C. (2019). Esteganografía usando la redundancia en el juego de instrucciones de la arquitectura Intel x86-64. http://hdl.handle.net/10251/128794

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/128794

Files in this item

Item Metadata

Title: Esteganografía usando la redundancia en el juego de instrucciones de la arquitectura Intel x86-64
Author: Melero Bargues, Carlos
Director(s): Ripoll Ripoll, José Ismael Marco Gisbert, Héctor
UPV Unit: Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors
Universitat Politècnica de València. Escola Tècnica Superior d'Enginyeria Informàtica
Read date / Event date:
2019-09-19
Issued date:
Abstract:
[ES] Mediante el uso de técnicas esteganográficas, escondiendo mensajes dentro de otros objetos, el trabajo realizado ha consistido en el diseño y desarrollo de una herramienta capaz de ocultar información aplicando estas ...[+]


[EN] By using steganographic techniques, i.e. hiding messages inside other objects, this work consists in the design and development of a tool able to hide information by applying these steganographic techniques to Windows ...[+]
Subjects: CISC , X86 , Intel , Ensamblador , Esteganografía , Marcas de agua , Canal encubierto , Assembler , Steganography , Watermarking , Covert channel
Copyrigths: Reconocimiento - No comercial (by-nc)
Publisher:
Universitat Politècnica de València
degree: Grado en Ingeniería Informática-Grau en Enginyeria Informàtica
Type: Proyecto/Trabajo fin de carrera/grado

This item appears in the following Collection(s)

Show full item record