- -

Verificación de programas escritos en PLC para entornos industriales

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Verificación de programas escritos en PLC para entornos industriales

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Escobar Román, Santiago es_ES
dc.contributor.author Pastor Llorente, Hugo es_ES
dc.date.accessioned 2019-10-23T12:34:51Z
dc.date.available 2019-10-23T12:34:51Z
dc.date.created 2019-09-26
dc.date.issued 2019-10-23 es_ES
dc.identifier.uri http://hdl.handle.net/10251/129325
dc.description.abstract [ES] En la primera parte del proyecto, abordamos la importancia de la verificación de programas desarrollados para dispositivos lógicos programables, también denominados PLC, que se han convertido en un elemento muy importante de la producción industrial y medios de transporte como, por ejemplo, el ferroviario. Para determinar mejoras en las soluciones actuales de verificación, realizamos un análisis de la tecnología disponible y entornos de programación de los dispositivos PLC. Dicho análisis servirá como base para realizar el estudio y puesta en práctica de una semántica formal ejecutable. Finalmente podremos ver el resultado de los programas PLC, siendo capaces de realizar su ejecución en el nuevo entorno y con el mínimo de modificaciones posibles respecto del programa original, y así poder comprobar la corrección en términos lógicos. es_ES
dc.description.abstract [EN] In the first part of the project, we address the importance of the verification of programs developed for programmable logic devices, also called PLCs, which are a very important element in industrial production and transport systems such as railways. To determine the improvements to existing verification solutions, we perform an analysis of the available technology and programming environments of PLC devices. This analysis will serve as the basis for the study and implementation of an executable formal semantics. Finally, we can see the result of the PLC programs, where we can carry out their execution in the new environment and with the minimum possible modifications with respect to the original program, and thus be able to verify the correctness in logical terms. es_ES
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reserva de todos los derechos es_ES
dc.subject PLC es_ES
dc.subject Maude es_ES
dc.subject Verificación es_ES
dc.subject SCL es_ES
dc.subject Semántica de programas es_ES
dc.subject Test es_ES
dc.subject Program semantics es_ES
dc.subject.classification LENGUAJES Y SISTEMAS INFORMATICOS es_ES
dc.subject.other Máster Universitario en Ingeniería y Tecnología de Sistemas Software-Màster Universitari en Enginyeria i Tecnologia de Sistemes Programari es_ES
dc.title Verificación de programas escritos en PLC para entornos industriales es_ES
dc.type Tesis de máster es_ES
dc.rights.accessRights Cerrado es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Sistemas Informáticos y Computación - Departament de Sistemes Informàtics i Computació es_ES
dc.description.bibliographicCitation Pastor Llorente, H. (2019). Verificación de programas escritos en PLC para entornos industriales. http://hdl.handle.net/10251/129325 es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\98606 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem