Mostrar el registro sencillo del ítem
dc.contributor.advisor | Herrero Bosch, Vicente | es_ES |
dc.contributor.author | Juan Cerdá, José | es_ES |
dc.date.accessioned | 2020-12-11T08:48:41Z | |
dc.date.available | 2020-12-11T08:48:41Z | |
dc.date.created | 2020-11-27 | es_ES |
dc.date.issued | 2020-12-11 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10251/156879 | |
dc.description.abstract | [ES] El alumno deberá de realizar un estudio bibliográfico sobre convertidores ADC y en particular sobre convertidores de aproximaciones sucesivas de tipo capacitivo. Dichos convertidores son los que presentan un mejor balance precisión-consumo de cara a su integración en un sistema multicanal. En una segunda fase el alumno propondrá una arquitectura para su implementación integrada y localizará cuales son los elementos críticos. En una tercera fase el alumno describirá el sistema completo del convertidor mediante una herramienta de modelización analógica de alto nivel (Verilog-A) y diseñará aquellos bloques indentificados previamente como críticos a nivel de transistor siguiendo un procedimiento razonado para la elección de su topología así como el dimensionamiento de los transistores. La duración estimada para la primera y segunda fases será de 1 mes (aprox.). La tercera fase debido a su mayor complejidad tendrá una duración de 3-4 meses. | es_ES |
dc.format.extent | 84 | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | ADC | es_ES |
dc.subject | SAR | es_ES |
dc.subject | Capacitivo | es_ES |
dc.subject | Microelectrónica | es_ES |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.subject.other | Grado en Ingeniería de Tecnologías y Servicios de Telecomunicación-Grau en Enginyeria de Tecnologies i Serveis de Telecomunicació | es_ES |
dc.title | Diseño de un convertidor analógico digital capacitivo de aproximaciones sucesivas para aplicaciones multicanal | es_ES |
dc.type | Proyecto/Trabajo fin de carrera/grado | es_ES |
dc.rights.accessRights | Abierto | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació | es_ES |
dc.description.bibliographicCitation | Juan Cerdá, J. (2020). Diseño de un convertidor analógico digital capacitivo de aproximaciones sucesivas para aplicaciones multicanal. Universitat Politècnica de València. http://hdl.handle.net/10251/156879 | es_ES |
dc.description.accrualMethod | TFGM | es_ES |
dc.relation.pasarela | TFGM\131374 | es_ES |