- -

Dependability-driven Strategies to Improve the Design and Verification of Safety-Critical HDL-based Embedded Systems

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Dependability-driven Strategies to Improve the Design and Verification of Safety-Critical HDL-based Embedded Systems

Mostrar el registro completo del ítem

Tuzov, I. (2020). Dependability-driven Strategies to Improve the Design and Verification of Safety-Critical HDL-based Embedded Systems [Tesis doctoral]. Universitat Politècnica de València. https://doi.org/10.4995/Thesis/10251/159883

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/159883

Ficheros en el ítem

Metadatos del ítem

Título: Dependability-driven Strategies to Improve the Design and Verification of Safety-Critical HDL-based Embedded Systems
Autor: Tuzov, Ilya
Director(es): Andrés Martínez, David de Ruiz García, Juan Carlos
Entidad UPV: Universitat Politècnica de València. Departamento de Sistemas Informáticos y Computación - Departament de Sistemes Informàtics i Computació
Fecha acto/lectura:
2020-12-21
Fecha difusión:
Resumen:
[ES] La utilización de sistemas empotrados en cada vez más ámbitos de aplicación está llevando a que su diseño deba enfrentarse a mayores requisitos de rendimiento, consumo de energía y área (PPA). Asimismo, su utilización ...[+]


[CA] La utilització de sistemes encastats en cada vegada més àmbits d'aplicació està portant al fet que el seu disseny haja d'enfrontar-se a majors requisits de rendiment, consum d'energia i àrea (PPA). Així mateix, la ...[+]


[EN] Embedded systems are steadily extending their application areas, dealing with increasing requirements in performance, power consumption, and area (PPA). Whenever embedded systems are used in safety-critical applications, ...[+]
Palabras clave: Lenguaje de descripción de hardware , Lógica programada , Compuertas lógicas , Confiabilidad evaluativa , Control de confianza , Sistemas embebidos , Dependability assessment , Fault Injection , SRAM-based FPGA , HDL models , Dependability Benchmarking , Design Space Exploration , DAVOS toolkit , VITAL models
Derechos de uso: Reserva de todos los derechos
DOI: 10.4995/Thesis/10251/159883
Editorial:
Universitat Politècnica de València
Tipo: Tesis doctoral

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem