- -

Diseño e implementación de un árbol de codificación Huffman en tiempo real en FPGA para la optimización de la compresión de datos del plano de energía del experimento NEXT

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Diseño e implementación de un árbol de codificación Huffman en tiempo real en FPGA para la optimización de la compresión de datos del plano de energía del experimento NEXT

Mostrar el registro completo del ítem

Giménez Aparisi, G. (2020). Diseño e implementación de un árbol de codificación Huffman en tiempo real en FPGA para la optimización de la compresión de datos del plano de energía del experimento NEXT. Universitat Politècnica de València. http://hdl.handle.net/10251/161716

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/161716

Ficheros en el ítem

Metadatos del ítem

Título: Diseño e implementación de un árbol de codificación Huffman en tiempo real en FPGA para la optimización de la compresión de datos del plano de energía del experimento NEXT
Autor: Giménez Aparisi, Guillem
Director(es): Esteve Bosch, Raul
Entidad UPV: Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica
Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros Industriales - Escola Tècnica Superior d'Enginyers Industrials
Fecha acto/lectura:
2020-09-23
Fecha difusión:
Resumen:
[ES] El proyecto consiste en el desarrollo de un circuito digital para la obtención en tiempo real del árbol de códigos Huffman para la compresión de datos del plano de energía del experimento NEXT. El objetivo es la ...[+]


[CA] El projecte consisteix en el desenvolupament d’un circuit digital per a l’obtenció en temps real de l’arbre de codis Huffman per a la compressió de dades del pla d’energia de l’experiment NEXT. L’objectiu és ...[+]


[EN] The project consists in the development of a real time digital circuit that generates dynamically the Huffman coding tree for the data compression of the energy plane of the NEXT experiment. The objective is the ...[+]
Palabras clave: Circuito digital , Compresión de datos , Códigos Huffman , Circuit digital , Compressió de dades , Codis Huffman , Verilog , FPGA , Digital circuit , Data compression , Huffman Coding
Derechos de uso: Reserva de todos los derechos
Editorial:
Universitat Politècnica de València
Titulación: Máster Universitario en Ingeniería Industrial-Màster Universitari en Enginyeria Industrial
Tipo: Tesis de máster

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem