- -

Generación automática de códigos de corrección de errores en VHDL a partir de su matriz de paridad H

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Generación automática de códigos de corrección de errores en VHDL a partir de su matriz de paridad H

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Andrés Martínez, David de es_ES
dc.contributor.advisor Gracia Morán, Joaquín es_ES
dc.contributor.author Morilla Rodriguez, Cristina es_ES
dc.date.accessioned 2021-09-13T15:57:24Z
dc.date.available 2021-09-13T15:57:24Z
dc.date.created 2021-07-19
dc.date.issued 2021-09-13 es_ES
dc.identifier.uri http://hdl.handle.net/10251/172291
dc.description.abstract [CA] Els sistemes d’informació poden patir danys que modifiquen el missatge que es pretén transmetre, en un moment donat, per causes molt diverses. Com a solució, els sistemes tolerants a fallades, per mitjà dels codis correctors d’errors, són capaços d’assolir que un sistema seguisca funcionant tot i els contratemps; no obstant això, la seua implementació no està exempta de realitzar-se sense fallades. D’aquesta manera, la generació automàtica d’aquests codis es presenta com una ferramenta que persegueix minimitzar la intervenció humana i, en conseqüència, construir sistemes més robustos. El present estudi proposa una solució fonamentada en automatitzar la generació dels circuits encarregats d’implementar aquests codis en VHDL. Tot aquest procés es durà a terme mitjançant el llenguatge Python, recolzant-nos en l’ús d’algunes de les seues llibreries i amb un enfocament basat en la metaprogramació. es_ES
dc.description.abstract [ES] Los sistemas de información pueden sufrir daños que modifiquen el mensaje que se pretende transmitir, en un momento dado, por causas muy diversas. Como solución, los sistemas tolerantes a fallos, por medio de los códigos detectores de errores, son capaces de conseguir que un sistema siga funcionando a pesar de estos percances; no obstante, su propia implementación no está exenta de realizarse sin errores. De esta forma, la generación automática de dichos códigos se presenta como una herramienta que persigue minimizar la intervención humana y, por consiguiente, construir sistemas más robustos. El presente estudio propone una solución fundamentada en automatizar la generación de los circuitos encargados de implementar estos códigos en VHDL. Todo ello se llevará a cabo a través del lenguaje Python, apoyándonos en el uso de algunas de sus librerías y con un enfoque basado en la metaprogramación. es_ES
dc.description.abstract [EN] Information systems can suffer from damage that could modify the message to transmit, in a moment, because of different reasons. As a solution, fault tolerant systems, by means of error correction codes, are capable to achieve that a system keeps going on spite of these incidents; however, this implementation is not free from being made without errors. This way, generating these codes automatically presents itself as a tool to minimize human intervention and, as a result, build more robust systems. The present study suggests a solution based on automatizing the generation of the circuits that implements these codes in VHDL. All of that will be accomplished by means of Python language, relying on the use of some of its libraries and with a metaprogramming approach. es_ES
dc.format.extent 72 es_ES
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reconocimiento (by) es_ES
dc.subject VHDL es_ES
dc.subject Python es_ES
dc.subject Códigos correctores de errores es_ES
dc.subject Sistemas tolerantes a fallos es_ES
dc.subject Metaprogramación es_ES
dc.subject Error correction codes es_ES
dc.subject Fault tolerant systems es_ES
dc.subject Metaprogramming es_ES
dc.subject Codis correctors d’errors es_ES
dc.subject Sistemes tolerants a fallades es_ES
dc.subject Metaprogramació es_ES
dc.subject.classification ARQUITECTURA Y TECNOLOGIA DE COMPUTADORES es_ES
dc.subject.other Grado en Ingeniería Informática-Grau en Enginyeria Informàtica es_ES
dc.title Generación automática de códigos de corrección de errores en VHDL a partir de su matriz de paridad H es_ES
dc.type Proyecto/Trabajo fin de carrera/grado es_ES
dc.rights.accessRights Abierto es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors es_ES
dc.contributor.affiliation Universitat Politècnica de València. Escola Tècnica Superior d'Enginyeria Informàtica es_ES
dc.description.bibliographicCitation Morilla Rodriguez, C. (2021). Generación automática de códigos de corrección de errores en VHDL a partir de su matriz de paridad H. Universitat Politècnica de València. http://hdl.handle.net/10251/172291 es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\118118 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem