- -

Análisis de requerimientos y diseño de un controlador de memoria principal no volátil

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Análisis de requerimientos y diseño de un controlador de memoria principal no volátil

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Sahuquillo Borrás, Julio es_ES
dc.contributor.advisor Petit Martí, Salvador Vicente es_ES
dc.contributor.author Avargues Gutiérrez, Miguel Antonio es_ES
dc.date.accessioned 2021-10-07T11:19:24Z
dc.date.available 2021-10-07T11:19:24Z
dc.date.created 2021-09-16
dc.date.issued 2021-10-07 es_ES
dc.identifier.uri http://hdl.handle.net/10251/174123
dc.description.abstract [ES] En la actualidad debido a la descentralización de la computación, la mayoría de los cálculos se realizan en servidores que ejecutan cargas de trabajo pesadas. Usualmente, estos servidores ejecutan aplicaciones que hacen elevado uso de memoria principal. Esto conlleva que las memorias DRAM convencionales no almacenan todos los datos necesarios para la ejecución de estas aplicaciones, siendo así el principal cuello de botella en estos sistemas. Las memorias NVRAM intentan solucionar este problema ofreciendo mayor densidad de almacenamiento de información a coste de latencias de acceso mayores. En este proyecto se implementa un controlador de memoria principal para memorias NVRAM con el objetivo de mejorar las prestaciones de aplicaciones que acceden a este tipo de memorias. es_ES
dc.description.abstract [EN] Currently due to the computation decentralization, most of the computing is made on servers who perform heavy workloads. Usually, these servers run applications which make high use of main memory. This fact makes conventional DRAM memories unable to store all data needed in order to run these applications, making them the main bottleneck on those systems. NVRAM memories try to solve this bottleneck by offering more memory storage density at the cost of higher access latency. In this project a memory controller for NVRAM memories is implemented, with the goal of increasing the performance of applications that access these types of memories. es_ES
dc.description.abstract [CA] En l’actualitat a causa de la descentralització de la computació, la majoria dels càlculs es realitzen en servidors que executen càrregues de treball pesades. Usualment, aquests servidors executen aplicacions que fan un ús elevat de memòria principal. Això implica que les memòries DRAM convencionals no emmagatzemen totes les dades necessàries amb tal d’executar aquestes aplicacions, sent açò el principal coll de botella en aquests sistemes. Les memòries NVRAM intenten solucionar aquest problema oferint una major densitat de emmagatzenament d’informació a canvi de major latències d’accés. En aquest projecte s’implementa un controlador de memòria principal per a memòries NVRAM amb l’objectiu de millorar les prestacions d’aplicacions que accedeixen a aquests tipus de memories. es_ES
dc.format.extent 90 es_ES
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reconocimiento - Compartir igual (by-sa) es_ES
dc.subject Memoria no volátil es_ES
dc.subject Memoria principal es_ES
dc.subject Controlador de memoria es_ES
dc.subject NVRAM es_ES
dc.subject NVMain es_ES
dc.subject Gem5 es_ES
dc.subject Non-volatile memory es_ES
dc.subject Main memory es_ES
dc.subject Memory controller es_ES
dc.subject.classification ARQUITECTURA Y TECNOLOGIA DE COMPUTADORES es_ES
dc.subject.other Grado en Ingeniería Informática-Grau en Enginyeria Informàtica es_ES
dc.title Análisis de requerimientos y diseño de un controlador de memoria principal no volátil es_ES
dc.type Proyecto/Trabajo fin de carrera/grado es_ES
dc.rights.accessRights Abierto es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors es_ES
dc.contributor.affiliation Universitat Politècnica de València. Escola Tècnica Superior d'Enginyeria Informàtica es_ES
dc.description.bibliographicCitation Avargues Gutiérrez, MA. (2021). Análisis de requerimientos y diseño de un controlador de memoria principal no volátil. Universitat Politècnica de València. http://hdl.handle.net/10251/174123 es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\143155 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem