Mostrar el registro sencillo del ítem
dc.contributor.advisor | Martínez Millana, Antonio | es_ES |
dc.contributor.author | Sánchez Reinosa, Marcos | es_ES |
dc.coverage.spatial | east=-0.3425610065460205; north=39.479454384828585; name=Comunicaciones, 46022 Valencia, Espanya | es_ES |
dc.date.accessioned | 2023-10-05T15:54:18Z | |
dc.date.available | 2023-10-05T15:54:18Z | |
dc.date.created | 2023-09-27 | es_ES |
dc.date.issued | 2023-10-05 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10251/197755 | |
dc.description.abstract | [ES] La arquitectura de procesadores RISC-V está en plena expansión. Bajo los principios de especificaciones abiertas y una arquitectura de set de instrucciones sencilla pero potente, RISC-V está penetrando en el mercado, situándose como un firme competidor de arquitecturas y marcas que llevan dominando el mercado muchas décadas (Intel, ARM, etc..). Así mismo, el campo del diseño electrónico sobre FPGAs está experimentando un renacimiento debido a la gran flexibilidad que ofrece para afrontar retos de diversa índole, como el procesado, la paralelización y la interconexión, permitiendo implementar soluciones eficientes y robustas. Ésta tecnología permite diseñar soluciones flexibles y fáciles de mantener para problemas concretos en la industria, y ayuda en el desarrollo profesional de estudiantes y aficionados. En éste proyecto se ha utilizado ésta tecnología para implementar el módulo de gestión de excepciones del core multi-ciclo de la arquitectura RISC-V de 32 bits que implementa operaciones con enteros. El desarrollo parte de la base del trabajo implementado en la asignatura Integración de Sistemas Digitales, y aborda el estudio minucioso de las características funcionales, las especificaciones técnicas de RISC-V y el diseño, desarrollo y validación de un hardware específico para atender y procesar excepciones. | es_ES |
dc.format.extent | 53 | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | Sistema digital | es_ES |
dc.subject | Sistema microprocesador | es_ES |
dc.subject | RISC-V | es_ES |
dc.subject | FPGA | es_ES |
dc.subject | Excepciones | es_ES |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.subject.other | Grado en Ingeniería de Tecnologías y Servicios de Telecomunicación-Grau en Enginyeria de Tecnologies i Serveis de Telecomunicació | es_ES |
dc.title | Implementación del módulo de gestión de excepciones del procesador RISC-V sobre una FPGA | es_ES |
dc.title.alternative | Implementation of the exception handling module of the RISC-V processor on an FPGA | es_ES |
dc.title.alternative | Implementació del mòdul de gestió d'excepcions del processador RISC-V sobre una FPGA | es_ES |
dc.type | Proyecto/Trabajo fin de carrera/grado | es_ES |
dc.rights.accessRights | Cerrado | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació | es_ES |
dc.description.bibliographicCitation | Sánchez Reinosa, M. (2023). Implementación del módulo de gestión de excepciones del procesador RISC-V sobre una FPGA. Universitat Politècnica de València. http://hdl.handle.net/10251/197755 | es_ES |
dc.description.accrualMethod | TFGM | es_ES |
dc.relation.pasarela | TFGM\158540 | es_ES |