Mostrar el registro sencillo del ítem
dc.contributor.advisor | Monzó Ferrer, José María | es_ES |
dc.contributor.advisor | Montoliu Álvaro, Carles | es_ES |
dc.contributor.author | Pascual Folch, Jordi | es_ES |
dc.date.accessioned | 2024-10-10T08:29:34Z | |
dc.date.available | 2024-10-10T08:29:34Z | |
dc.date.created | 2024-09-27 | es_ES |
dc.date.issued | 2024-10-10 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10251/209627 | |
dc.description.abstract | [ES] photonicSENS fabrica cámaras que proporcionan una imagen de colores convencional junto con una imagen de profundidad de la escena con alta precisión y en tiempo real. Hasta ahora, el procesado de la imagen del sensor para obtener ambos mapas se lleva a cabo en ordenadores de altas prestaciones. Con el fin de abstraerse de la necesidad de un equipo potente, se va a desarrollar un ASIC para reemplazarlo y realizar todos los cálculos a mayor velocidad y, menores costes, consumo energético y tamaño. Para ello, se debe pasar por un extenso proceso de prototipado basado en FPGA donde se llevarán todos los algoritmos de procesado de profundidad a un diseño digital optimizado. En este trabajo, se desarrolla un entorno de validación para el prototipado de algoritmos de procesado de imagen en tiempo real utilizando la plataforma Kria KV260 de Xilinx que integra los periféricos de vídeo necesarios junto con varios núcleos de CPU, una GPU y una FPGA. La plataforma desarrollada se validará mediante el diseño digital de algoritmos de procesado de imagen. | es_ES |
dc.description.abstract | [EN] photonicSENS manufactures cameras that provide a conventional color image along with a highly precise real-time depth image of the scene. So far, image sensor processing to obtain both maps has been carried out on high-performance computers. In order to abstract from the need of a powerful computer, an ASIC will be developed to replace it and perform all the calculations at higher speeds, and lower costs, energy consumption, and size. To achieve this, an extensive prototyping process based on FPGA will be undertaken, where all depth processing algorithms will be implemented into an optimized digital design. This work develops a validation environment for the prototyping of real-time image processing algorithms using Xilinx's Kria KV260 platform, which integrates the necessary video peripherals alongside multiple CPU cores, a GPU, and an FPGA. The developed platform will be validated through the digital design of image processing algorithms. | en_EN |
dc.format.extent | 96 | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | Cámaras de profundidad | es_ES |
dc.subject | Computación en el borde | es_ES |
dc.subject | Diseño digital | es_ES |
dc.subject | FPGA | es_ES |
dc.subject | Procesado de imagen | es_ES |
dc.subject | SOM. | es_ES |
dc.subject | Digital design | en_EN |
dc.subject | Edge computing | en_EN |
dc.subject | Image processing | en_EN |
dc.subject | Depth cameras | en_EN |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.subject.other | Máster Universitario en Ingeniería de Sistemas Electrónicos-Màster Universitari en Enginyeria de Sistemes Electrònics | es_ES |
dc.title | Desarrollo de una plataforma basada en el SOM KV260 para la validación y diseño digital de algoritmos de procesado de imagen en tiempo real para cámaras de profundidad. | es_ES |
dc.title.alternative | Development of a platform based on the KV260 SOM for the validation and digital design of real-time image processing algorithms for depth cameras. | es_ES |
dc.title.alternative | Desenvolupament d una plataforma basada en el SOM KV260 per a la validació y disseny digital d algoritmes de processament d imatge en temps real per a càmeres de profunditat. | es_ES |
dc.type | Tesis de máster | es_ES |
dc.rights.accessRights | Cerrado | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació | es_ES |
dc.description.bibliographicCitation | Pascual Folch, J. (2024). Desarrollo de una plataforma basada en el SOM KV260 para la validación y diseño digital de algoritmos de procesado de imagen en tiempo real para cámaras de profundidad. Universitat Politècnica de València. http://hdl.handle.net/10251/209627 | es_ES |
dc.description.accrualMethod | TFGM | es_ES |
dc.relation.pasarela | TFGM\165792 | es_ES |