- -

Ejemplo de Uso del SignalTap II en Quartus (Version 2.1)

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

Ejemplo de Uso del SignalTap II en Quartus (Version 2.1)

Mostrar el registro completo del ítem

Colom Palero, RJ. (2015). Ejemplo de Uso del SignalTap II en Quartus (Version 2.1). http://hdl.handle.net/10251/46916.

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/46916

Visor de vídeos

Metadatos del ítem

Título: Ejemplo de Uso del SignalTap II en Quartus (Version 2.1)
Autor:
Entidad UPV: Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica
Fecha difusión:
Resumen:
Video explicativo en el que se muestra el uso de la herramienta SignalTap del programa Quartus II de Altera, para la verificación "in system" de diseños digitales sobre FPGAs.
Palabras clave: Analizador Lógico , SignalTap , Quartus II , Altera , FPGA , Diseño Digital
Derechos de uso: Reserva de todos los derechos
Tipo: Objeto de aprendizaje
URL: https://media.upv.es/player/?id=5bf38820-021e-11e6-851a-656f7e06a374
Tipo de recurso educativo: Screencast
Descripción acerca del uso: Tras una visualización del video, es conveniente ir al software Quartus II de Altera y poner en práctica los conocimientos adquiridos.
Destinatario: Alumno
Contexto: Primer ciclo
Dificultad: Dificultad media
Nivel de interactividad: Muy bajo
Densidad semántica: Alto
Tiempo típico: 60 min.
Idioma del destinatario: Español
Permiso de acceso: PUBLICO

Este ítem aparece en la(s) siguiente(s) colección(ones)

  • Polimedia ETSIT [405]
    Escuela Técnica Superior de Ingenieros de Telecomunicación

Mostrar el registro completo del ítem