- -

Ejemplo de Uso del SignalTap II en Quartus (Version 2.1)

RiuNet: Institutional repository of the Polithecnic University of Valencia

Share/Send to

Cited by

Statistics

Ejemplo de Uso del SignalTap II en Quartus (Version 2.1)

Show full item record

Colom Palero, RJ. (2015). Ejemplo de Uso del SignalTap II en Quartus (Version 2.1). http://hdl.handle.net/10251/46916

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/46916

Video Viewer

Item Metadata

Title: Ejemplo de Uso del SignalTap II en Quartus (Version 2.1)
Author: Colom Palero, Ricardo José
UPV Unit: Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica
Issued date:
Abstract:
Video explicativo en el que se muestra el uso de la herramienta SignalTap del programa Quartus II de Altera, para la verificación "in system" de diseños digitales sobre FPGAs.
Subjects: Analizador Lógico , SignalTap , Quartus II , Altera , FPGA , Diseño Digital
Copyrigths: Reserva de todos los derechos
Type: Objeto de aprendizaje
URL: https://media.upv.es/player/?id=5bf38820-021e-11e6-851a-656f7e06a374
Learning Resource Type: Screencast
Educational description: Tras una visualización del video, es conveniente ir al software Quartus II de Altera y poner en práctica los conocimientos adquiridos.
Intended End User Role: Alumno
Context: Primer ciclo
Difficulty: Dificultad media
Interactivity Level: Muy bajo
Semantic Density: Alto
Typical Learning Time: 60 min.
Educational language: Español
Access rigths: PUBLICO

This item appears in the following Collection(s)

Show full item record