Mostrar el registro sencillo del ítem
dc.contributor.author | Colom Palero, Ricardo José | es_ES |
dc.date.accessioned | 2009-06-15T08:15:18Z | |
dc.date.available | 2009-06-15T08:15:18Z | |
dc.date.issued | 2009-06-15T08:15:18Z | |
dc.identifier.uri | http://hdl.handle.net/10251/5326 | |
dc.description.abstract | 2ª Sesión de "Verificación Física de Diseños sobre FPGAS". Curso de Diseño Lógico Programable con Quartus II. | es_ES |
dc.description.uri | https://polimedia.upv.es/visor/?id=001e4441-c95c-da47-8004-7cecc73530f5 | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | Verificacion | es_ES |
dc.subject | Memory | es_ES |
dc.subject | Signaltap ii | es_ES |
dc.subject | In-system | es_ES |
dc.subject | Fpga | es_ES |
dc.subject | Quartus ii | es_ES |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.title | Ejemplo de uso del SgnalTap II | es_ES |
dc.type | Objeto de aprendizaje | es_ES |
dc.lom.learningResourceType | Polimedia | es_ES |
dc.lom.interactivityLevel | Medio | es_ES |
dc.lom.semanticDensity | Alto | es_ES |
dc.lom.intendedEndUserRole | Alumno | es_ES |
dc.lom.context | Ciclo superior | es_ES |
dc.lom.difficulty | Dificultad media | es_ES |
dc.lom.typicalLearningTime | 20 | es_ES |
dc.lom.educationalDescription | Seleccione esta Sesión de Demo y úsela como una Práctica Guiada de Laboratorio | es_ES |
dc.lom.educationalLanguage | Español | es_ES |
dc.upv.convocatoriaDocenciaRed | 2008-1 | es_ES |
dc.upv.ambito | PUBLICO | es_ES |
dc.rights.accessRights | Abierto | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació | es_ES |
dc.description.bibliographicCitation | Colom Palero, RJ. (2009). Ejemplo de uso del SgnalTap II. http://hdl.handle.net/10251/5326 | es_ES |