- -

Diseño de un sistema de seguridad con verificación por reconocimiento de voz

RiuNet: Institutional repository of the Polithecnic University of Valencia

Share/Send to

Cited by

Statistics

Diseño de un sistema de seguridad con verificación por reconocimiento de voz

Show full item record

Twizere Bakunda, JD. (2015). Diseño de un sistema de seguridad con verificación por reconocimiento de voz. http://hdl.handle.net/10251/75507

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/75507

Files in this item

Item Metadata

Title: Diseño de un sistema de seguridad con verificación por reconocimiento de voz
Author:
Director(s): Gadea Gironés, Rafael
UPV Unit: Universitat Politècnica de València. Servicio de Alumnado - Servei d'Alumnat
Read date / Event date:
2015-07-23
Issued date:
Abstract:
[EN] In this thesis, we have designed a prototype bearing a FPGA scheduled in an operating system environment in real time and you spend a neural network trained with an algorithm learning "baessian regularization".


[ES] En este trabajo, se ha diseñado un prototipo que lleva una FPGA programada en entorno de un sistema operativo en tiempo real y que gasta una rede neuronal entrenada con el algoritmo de “baessian regularization”.
Subjects: Voice recognition , Neural network , Rtos , Reconocimiento de voz , Redes neuronales , Sotr , Fpga
Copyrigths: Cerrado
degree: Máster Universitario en Ingeniería de Sistemas Electrónicos-Màster Universitari en Enginyeria de Sistemes Electrònics
Type: Tesis de máster

This item appears in the following Collection(s)

Show full item record