Gilabert Villamón, Francisco(Universitat Politècnica de València, 2011-09-12)
Los diseños multi-núcleo se están convirtiendo en la solución más popular a la mayoría de las limitaciones de los diseños mono-núcleo. Un diseño multi-núcleo sigue el paradigma de diseño conocido como Sistema dentro del ...
Pons-Escat, Lucía; Feliu-Pérez, Josué; Puche-Lara, José; Huang, Chaoyi; Petit Martí, Salvador Vicente; Pons Terol, Julio; Gómez Requena, María Engracia; Sahuquillo Borrás, Julio(Elsevier, 2022-06)
[EN] Multithreaded latency-critical applications represent an important subset of workloads running on public cloud systems. Most of these systems deploy powerful computing servers including Intel Hyper-Threading processors. ...
[EN] Current multicore systems implement multiple hardware prefetchers to tolerate long main memory latencies. However, memory bandwidth is a scarce shared resource which becomes critical with the increasing core count. ...
Esteve García, Albert; Ros Bardisa, Alberto; Gómez Requena, María Engracia; Robles Martínez, Antonio; Duato Marín, José Francisco(Institute of Electrical and Electronics Engineers (IEEE), 2016-03)
Most of the data referenced by sequential and parallel applications running in current chip multiprocessors are referenced by a single thread, i.e., private. Recent proposals leverage this observation to improve many aspects ...
Navarro Edo, Marta(Universitat Politècnica de València, 2021-09-15)
[ES] Los procesadores multihilo simultáneo están dominando el mercado de la computación
de altas prestaciones. Entre estos procesadores, los que soportan solos dos hilos
(SMT2) están siendo los más implantados en los ...
Puche Lara, José(Universitat Politècnica de València, 2015-09-29)
[ES] Recientemente, las redes ópticas han aparecido como una alternativa a las redes eléctricas dentro del chip, por su bajo consumo, alto ancho de banda, y latencia independiente de la distancia. Sin embargo, el coste ...
Ros Bardisa, Alberto; Cuesta Sáez, Blas Antonio; Fernández-Pascual, Ricardo; Gómez Requena, María Engracia; Acacio Sánchez, Manuel E.; Robles Martínez, Antonio; García Carrasco, José Manuel; Duato Marín, José Francisco(Institute of Electrical and Electronics Engineers (IEEE), 2012-05)
One cost-effective way to meet the increasing demand for larger high-performance shared-memory servers is to build clusters with off-the-shelf processors connected with low-latency point-to-point interconnections like ...
Puche-Lara, José; Petit Martí, Salvador Vicente; Sahuquillo Borrás, Julio; Gómez Requena, María Engracia(Springer-Verlag, 2019-10)
[EN] The cache hierarchy of current multicore processors typically consists of one or two levels of private caches per core and a large shared last-level cache. This approach incurs area and energy wasting due to oversizing ...
Yago, Eduardo; Castelló, Pau; Petit Martí, Salvador Vicente; Gómez Requena, María Engracia; Sahuquillo Borrás, Julio(IEEE, 2020-08-28)
[EN] The use of Convolutional Neural Networks (CNN)
has experienced a huge rise over the last recent years and
its popularity has increased exponentially, mainly due to its
application both for image recognition and certain ...
Paradís Llop, Alberto(Universitat Politècnica de València, 2021-10-01)
[ES] Análisis, diseño, implementación y pruebas de una librería envoltorio de GRASS GIS
que permita la importación, exportación y uso de funciones GRASS GIS para su uso
interno en una aplicación, así como el desarrollo ...
Peñaranda Cebrián, Roberto(Universitat Politècnica de València, 2018-03-03)
Nowadays, clusters of computers are used to solve computation intensive problems.
These clusters take advantage of a large number of computing nodes to provide a high degree of parallelization.
Interconnection networks are ...
Valls Mompó, Joan Josep(Universitat Politècnica de València, 2017-04-07)
As the core counts increase in each chip multiprocessor generation, CMPs should improve scalability in performance, area, and energy consumption to meet the demands of
larger core counts. Directory-based protocols constitute ...
Cuesta Sáez, Blas Antonio; Ros Bardisa, Alberto; Gómez Requena, María Engracia; Robles Martínez, Antonio; Duato Marín, José Francisco(Institute of Electrical and Electronics Engineers (IEEE), 2013-03)
A key aspect in the design of efficient multiprocessor systems is the cache coherence protocol. Although directory-based protocols constitute the most scalable approach, the limited size of the directory caches together ...
Gómez Requena, Crispín(Universitat Politècnica de València, 2010-11-08)
Actualmente, los clústeres de PCs están considerados como una alternativa eficiente a la hora de construir supercomputadores en los que miles de nodos de computación se conectan mediante una red de interconexión. La red ...
Avargues, Miguel A.; Lurbe-Sempere, Manel; Petit Martí, Salvador Vicente; Gómez Requena, María Engracia; Yang, Rui; Zhu, Xiaoping; Wang, Guanhao; Sahuquillo Borrás, Julio(SpringerOpen, 2023-05-22)
[EN] SRAM and DRAM memory technologies have been dominant in the implementations of memory subsystems. In recent years, and mainly driven by the huge memory demands of big data applications, NVRAM technology has emerged ...
Duro Gómez, José; Petit Martí, Salvador Vicente; Sahuquillo Borrás, Julio; Gómez Requena, María Engracia(Jornadas SARTECO, 2017-09-22)
La mayoría de las investigaciones actuales se realizan en simuladores desarrollados para redes eléctricas, cuyos componentes difieren mucho de los componentes fotónicos. Además, la tecnología fotónica añade nuevos componentes ...
Duro Gómez, José; Petit Martí, Salvador Vicente; Sahuquillo Borrás, Julio; Gómez Requena, María Engracia(IEEE Computer Society, 2017-07-21)
Photonics technology has become a promising and viable alternative for both on-chip and off-chip computer networks of future Exascale systems. Nevertheless, this technology is not mature enough yet in this context, so ...
Duro-Gómez, José; Pascual Pérez, José Antonio; Petit Martí, Salvador Vicente; Sahuquillo Borrás, Julio; Gómez Requena, María Engracia(John Wiley & Sons, 2019-11-10)
[EN] Photonics technology has become a promising and viable alternative for both on-chip and off-chip interconnection networks of future Exascale systems. Nevertheless, this technology is not mature enough yet in this ...
Duro Gómez, José(Universitat Politècnica de València, 2021-05-24)
[ES] En los últimos años, distintos proyectos alrededor del mundo se han centrado en el diseño de supercomputadores capaces de alcanzar la meta de la computación a exascala, con el objetivo de soportar la ejecución de ...