- -

Desarrollo de un decodificador de Reed-Solomon basado en el esquema LCC con patrones de test con volteo de símbolos consecutivos

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Desarrollo de un decodificador de Reed-Solomon basado en el esquema LCC con patrones de test con volteo de símbolos consecutivos

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Valls Coquillat, Javier es_ES
dc.contributor.author Garro Navarro, Francilena es_ES
dc.date.accessioned 2019-01-23T07:01:51Z
dc.date.available 2019-01-23T07:01:51Z
dc.date.created 2018-09-27 es_ES
dc.date.issued 2019-01-23 es_ES
dc.identifier.uri http://hdl.handle.net/10251/115939
dc.description.abstract Los códigos de corrección de errores Reed-Solomon se utilizan en la mayoría de sistemas de comunicaciones estandarizados y en los sistemas de almacenamiento de datos. La inclusión de la decisión blanda en estos decodificadores mejora su capacidad de detección de errores. En este trabajo se va a diseñar un decodificador hardware para la decodificación del código Reed-Solomon RS(255,239) con decisión blanda y con velocidad de decodificación del orden de Gbps, basado en la estructura LLC (Low-Complexity Chase) utilizando un juego de vectores de test basado en el volteo de símbolos consecutivos, con el cual se mejora la capacidad de corrección. La arquitectura desarrollada se codificará con VHDL y se implementarán en un dispositivo FPGA. es_ES
dc.description.abstract The Reed-Solomon error correction codes are used in most of the standardized communication systems and in storage systems. The error correction capability of these codes is increased if soft-decision is included in the decoding process. In this work a soft-decision LLC (Low-Complexity Chase) RS(255,239) decoder based on flipping consecutive symbols, which improves its coding gain, is going to be designed to reach Gbps decoding rate. The developed hardware architecture will be modelled using HDL and will be implemented in an FPGA device. en_EN
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reserva de todos los derechos es_ES
dc.subject Codificación es_ES
dc.subject Reed-Solomon es_ES
dc.subject decisión blanda es_ES
dc.subject LCC es_ES
dc.subject FPGA es_ES
dc.subject Coding en_EN
dc.subject soft decision en_EN
dc.subject.classification TECNOLOGIA ELECTRONICA es_ES
dc.subject.other Máster Universitario en Ingeniería de los Sistemas Electrónicos-Màster Universitari en Enginyeria de Sistemes Electrònics es_ES
dc.title Desarrollo de un decodificador de Reed-Solomon basado en el esquema LCC con patrones de test con volteo de símbolos consecutivos es_ES
dc.type Tesis de máster es_ES
dc.rights.accessRights Cerrado es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica es_ES
dc.description.bibliographicCitation Garro Navarro, F. (2018). Desarrollo de un decodificador de Reed-Solomon basado en el esquema LCC con patrones de test con volteo de símbolos consecutivos. Universitat Politècnica de València. http://hdl.handle.net/10251/115939 es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\78752 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem