Mostrar el registro sencillo del ítem
dc.contributor.advisor | Gadea Gironés, Rafael | es_ES |
dc.contributor.advisor | Monzó Ferrer, José María | es_ES |
dc.contributor.advisor | Martínez Lerín, David | es_ES |
dc.contributor.author | Compadre Ochando, Juan | es_ES |
dc.date.accessioned | 2019-10-09T06:58:06Z | |
dc.date.available | 2019-10-09T06:58:06Z | |
dc.date.created | 2019-09-18 | es_ES |
dc.date.issued | 2019-10-09 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10251/127833 | |
dc.description.abstract | [ES] En la evaluación de distintos chips es necesario generar patrones en sus señales de entrada y comprobar que las de salida sean correctas. Estos patrones deben cubrir todas las posibilidades del chip para asegurar su correcto funcionamiento en cualquier situación y modo de trabajo. El objetivo de este TFM es implementar un generador de patrones utilizando una FPGA que también sea capaz de capturar las salidas del chip. El uso de la FPGA permite tener un control total sobre qué señales se envían y reciben a través de sus pines, dónde se sitúan los flancos y, además, permite trabajar a una frecuencia superior a varias soluciones actuales. En este proyecto, los patrones serán generados a nivel de bit mediante scripts en Python en un PC y se cargarán a la FPGA a través de un puerto USB. La tarea de la FPGA será enviar estos patrones y recibir las señales del chip a evaluar. | es_ES |
dc.description.abstract | [EN] In the evaluation of different chips it is necessary to generate patterns in their input signals and check that the output signals are correct. These patterns must cover all the possibilities of the chip to ensure its correct performance in any situation and working mode. The objective of this TFM is to implement a pattern generator using an FPGA that is also capable of capturing the outputs of the chip. The use of the FPGA allows total control over which signals are sent and received through their pins, where the edges are located and, in addition, allows to work at a higher frequency than several current solutions. In this project, the patterns will be generated at bit level using Python scripts on a PC and will be uploaded to the FPGA through a USB port. The task of the FPGA will be to send these patterns and receive signals from the chip to be evaluated. | en_EN |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | Generador de patrones | es_ES |
dc.subject | FPGA | es_ES |
dc.subject | Xilinx | es_ES |
dc.subject | Zynq | es_ES |
dc.subject | Evaluación | es_ES |
dc.subject | Python | es_ES |
dc.subject | Pattern generator | en_EN |
dc.subject | Evaluation | en_EN |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.subject.other | Máster Universitario en Ingeniería de Telecomunicación-Màster Universitari en Enginyeria de Telecomunicació | es_ES |
dc.title | Desarrollo de un generador de patrones y analizador lógico basado en FPGA | es_ES |
dc.type | Tesis de máster | es_ES |
dc.rights.accessRights | Abierto | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació | es_ES |
dc.description.bibliographicCitation | Compadre Ochando, J. (2019). Desarrollo de un generador de patrones y analizador lógico basado en FPGA. http://hdl.handle.net/10251/127833 | es_ES |
dc.description.accrualMethod | TFGM | es_ES |
dc.relation.pasarela | TFGM\111251 | es_ES |