- -

Efficient Management of Cache Accesses to Boost GPGPU Memory Subsystem Performance

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Efficient Management of Cache Accesses to Boost GPGPU Memory Subsystem Performance

Mostrar el registro completo del ítem

Candel-Margaix, F.; Valero Bresó, A.; Petit Martí, SV.; Sahuquillo Borrás, J. (2019). Efficient Management of Cache Accesses to Boost GPGPU Memory Subsystem Performance. IEEE Transactions on Computers. 68(10):1442-1454. https://doi.org/10.1109/TC.2019.2907591

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/155061

Ficheros en el ítem

Metadatos del ítem

Título: Efficient Management of Cache Accesses to Boost GPGPU Memory Subsystem Performance
Autor: Candel-Margaix, Francisco Valero Bresó, Alejandro Petit Martí, Salvador Vicente Sahuquillo Borrás, Julio
Entidad UPV: Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors
Fecha difusión:
Resumen:
[EN] To support the massive amount of memory accesses that GPGPU applications generate, GPU memory hierarchies are becoming more and more complex, and the Last Level Cache (LLC) size considerably increases each GPU generation. ...[+]
Palabras clave: GPU , Memory hierarchy , Miss management
Derechos de uso: Reserva de todos los derechos
Fuente:
IEEE Transactions on Computers. (issn: 0018-9340 )
DOI: 10.1109/TC.2019.2907591
Editorial:
Institute of Electrical and Electronics Engineers
Versión del editor: https://doi.org/10.1109/TC.2019.2907591
Código del Proyecto:
info:eu-repo/grantAgreement/Gobierno de Aragón//T58_17R/
info:eu-repo/grantAgreement/AEI/Plan Estatal de Investigación Científica y Técnica y de Innovación 2017-2020/RTI2018-098156-B-C51/ES/TECNOLOGIAS INNOVADORAS DE PROCESADORES, ACELERADORES Y REDES, PARA CENTROS DE DATOS Y COMPUTACION DE ALTAS PRESTACIONES/
info:eu-repo/grantAgreement/MINECO//TIN2016-76635-C2-1-R/ES/ARQUITECTURA Y PROGRAMACION DE COMPUTADORES ESCALABLES DE ALTO RENDIMIENTO Y BAJO CONSUMO/
info:eu-repo/grantAgreement/UPV//SP20190169/
Descripción: "© 2019 IEEE. Personal use of this material is permitted. Permissíon from IEEE must be obtained for all other uses, in any current or future media, including reprinting/republishing this material for advertisíng or promotional purposes, creating new collective works, for resale or redistribution to servers or lists, or reuse of any copyrighted component of this work in other works."
Agradecimientos:
This work has been supported by the Spanish Ministerio de Ciencia, Innovacion y Universidades and the European ERDF under Grants T-PARCCA (RTI2018-098156-B-C51), and TIN2016-76635-C2-1-R (AEI/ERDF, EU), by the Universitat ...[+]
Tipo: Artículo

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem