- -

Evaluación de procesadores OoO basados en la arquitectura RISC-V

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Evaluación de procesadores OoO basados en la arquitectura RISC-V

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Sahuquillo Borrás, Julio es_ES
dc.contributor.advisor Ros Bardisa, Alberto es_ES
dc.contributor.author Berger López, Derek Angelo es_ES
dc.date.accessioned 2020-12-11T09:18:19Z
dc.date.available 2020-12-11T09:18:19Z
dc.date.created 2020-11-25
dc.date.issued 2020-12-11 es_ES
dc.identifier.uri http://hdl.handle.net/10251/156900
dc.description.abstract [ES] Debido a los múltiples simuladores de RISC-V ISA y extensiones abiertas, se realiza un estudio donde se analizan ventajas e inconvenientes de los núcleos más importantes (BOOM, Ariane, Rocket, RiskyOO,¿) haciendo especial énfasis en las versiones que modelen núcleos que soporten ejecución fuera de orden, y que se puedan sintetizar. Dadas esas condiciones se elige BOOM, aunque también se construye Rocket Core para llevar a cabo las primeras pruebas y comparaciones. Se realizan simulaciones modificando parámetros de BOOM y finalmente se hace uso de los contadores de rendimiento \emph{hardware}. En este último paso se implementa un nuevo evento que detecta si el ROB se ha bloqueado y se hace uso de un contador para registrar el número de veces que esto ocurre, para llegar a las conclusiones finales del trabajo. es_ES
dc.description.abstract [CA] A causa dels múltiples simuladors de RISC-V ISA i extensions obertes, es realitza un estudi on s’analitzen avantatges i inconvenients dels nuclis més importants (BOOM, Ariane, Rocket, RiskyOO, ...) fent especial èmfasi en les versions que modelen nuclis que suporten execució fora d’ordre, i que es puguen sintetitzar. Donades aquestes condicions es tria BOOM, encara que també es construeix Rocket Core per dur a terme les primeres proves i comparacions. Es realitzen simulacions modificant paràmetres de BOOM i finalment es fa ús dels comptadors hardware. En aquest últim pas s’implementa un nou esdeveniment que detecta si el ROB s’ha bloquejat i es fa ús d’un comptador per registrar el nombre de vegades que això passa, per arribar a les conclusions finals de la feina. es_ES
dc.description.abstract [EN] Due to the multiple RISC-V ISA simulators and open extensions, a study is carried out where advantages and disadvantages of the most important cores (BOOM, Ariane, Rocket, RiskyOO,¿) are analyzed with special emphasis on the versions that model cores that support execution out-of-order, and that can be synthesized. Given these conditions, BOOM is chosen, although Rocket Core is also built to carry out the first tests and comparisons. Simulations are carried out by modifying BOOM parameters and finally hardware performance counters are used. In this last step, a new event is implemented that detects if the ROB has been blocked and a counter is used to record the number of times this occurs, to reach the final conclusions of the work. es_ES
dc.format.extent 54 es_ES
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reserva de todos los derechos es_ES
dc.subject RISC V es_ES
dc.subject Microarquitectura es_ES
dc.subject Contadores de prestaciones es_ES
dc.subject Microarchitecture es_ES
dc.subject Performance counters es_ES
dc.subject.classification ARQUITECTURA Y TECNOLOGIA DE COMPUTADORES es_ES
dc.subject.other Grado en Ingeniería Informática-Grau en Enginyeria Informàtica es_ES
dc.title Evaluación de procesadores OoO basados en la arquitectura RISC-V es_ES
dc.type Proyecto/Trabajo fin de carrera/grado es_ES
dc.rights.accessRights Abierto es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors es_ES
dc.contributor.affiliation Universitat Politècnica de València. Escola Tècnica Superior d'Enginyeria Informàtica es_ES
dc.description.bibliographicCitation Berger López, DA. (2020). Evaluación de procesadores OoO basados en la arquitectura RISC-V. Universitat Politècnica de València. http://hdl.handle.net/10251/156900 es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\135955 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem