- -

Phase-Aware Cache Partitioning to Target Both Turnaround Time and System Performance

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Phase-Aware Cache Partitioning to Target Both Turnaround Time and System Performance

Mostrar el registro completo del ítem

Pons-Escat, L.; Sahuquillo Borrás, J.; Selfa, V.; Petit Martí, SV.; Pons Terol, J. (2020). Phase-Aware Cache Partitioning to Target Both Turnaround Time and System Performance. IEEE Transactions on Parallel and Distributed Systems. 31(11):2556-2568. https://doi.org/10.1109/TPDS.2020.2996031

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/168885

Ficheros en el ítem

Metadatos del ítem

Título: Phase-Aware Cache Partitioning to Target Both Turnaround Time and System Performance
Autor: Pons-Escat, Lucía Sahuquillo Borrás, Julio Selfa, Vicent Petit Martí, Salvador Vicente Pons Terol, Julio
Entidad UPV: Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors
Fecha difusión:
Resumen:
[EN] The Last Level Cache (LLC) plays a key role in the system performance of current multi-cores by reducing the number of long latency main memory accesses. The inter-application interference at this shared resource, ...[+]
Palabras clave: System performance , Interference , Throughput , Measurement , Heuristic algorithms , Program processors , Multicore processing , Cache memories , Multi-core multiprocessors , Memory structures , Memory hierarchy , Performance
Derechos de uso: Reserva de todos los derechos
Fuente:
IEEE Transactions on Parallel and Distributed Systems. (issn: 1045-9219 )
DOI: 10.1109/TPDS.2020.2996031
Editorial:
Institute of Electrical and Electronics Engineers
Versión del editor: https://doi.org/10.1109/TPDS.2020.2996031
Código del Proyecto:
info:eu-repo/grantAgreement/AEI/Plan Estatal de Investigación Científica y Técnica y de Innovación 2017-2020/RTI2018-098156-B-C51/ES/TECNOLOGIAS INNOVADORAS DE PROCESADORES, ACELERADORES Y REDES, PARA CENTROS DE DATOS Y COMPUTACION DE ALTAS PRESTACIONES/
info:eu-repo/grantAgreement/GVA//AICO%2F2019%2F317/
Descripción: © 2020 IEEE. Personal use of this material is permitted. Permissíon from IEEE must be obtained for all other uses, in any current or future media, including reprinting/republishing this material for advertisíng or promotional purposes, creating new collective works, for resale or redistribution to servers or lists, or reuse of any copyrighted component of this work in other works.
Agradecimientos:
This work has been supported in part by Ministerio de Ciencia, Innovaci~on y Universidades and the European ERDF under Grant RTI2018-098156-B-C51, and Generalitat Valenciana under Grant AICO/2019/317.
Tipo: Artículo

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem