Mostrar el registro sencillo del ítem
dc.contributor.advisor | Gadea Gironés, Rafael | es_ES |
dc.contributor.advisor | Ibañez Climent, Jose | es_ES |
dc.contributor.author | Juan Cerdá, José | es_ES |
dc.date.accessioned | 2022-04-07T09:35:21Z | |
dc.date.available | 2022-04-07T09:35:21Z | |
dc.date.created | 2022-03-24 | es_ES |
dc.date.issued | 2022-04-07 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10251/181909 | |
dc.description.abstract | [ES] El trabajo trata sobre la verificación des de cero de un conversor analógico-digital de aproximaciones sucesivas a nivel de bloque en un entorno DMS. Este bloque forma parte de un chip que va a ser desarrollado por Analog Devices. La memoria se centra en la verificación digital con UVM del bloque, por lo que se muestran contenidos tales como: - Estructura y funcionalidad del SAR ADC - La metodología de verificación UVM - La estrategia/plan de verificación - Verificación del bloque Pero al tratarse de una verificación a nivel de bloque con modelos DMS, la tesis también contiene información sobre: - El entorno a nivel de bloque montado para verificar el ADC - Modelos DMS | es_ES |
dc.description.abstract | [EN] The present work deals with the verification from scratch of a SAR ADC at block level in a DMS environment. This block will be part of a chip to be developed by Analog Devices. The thesis focuses on the digital verification with UVM of the block, so the contents that will be shown: - Structure and functionality of the SAR ADC - The UVM verification methodology - The verification strategy/plan - Verification of the block Furthermore, due to the usage of a block level strategy with DMS models, the thesis also contains information about: - The block level environment implemented to verify the ADC - DMS models | en_EN |
dc.format.extent | 73 | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | Verificación | es_ES |
dc.subject | Universal Verification Methodology | es_ES |
dc.subject | Systemverilog | es_ES |
dc.subject | Microelectrónica | es_ES |
dc.subject | UVM | es_ES |
dc.subject | DMS | es_ES |
dc.subject | Verification | en_EN |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.subject.other | Máster Universitario en Ingeniería de Sistemas Electrónicos-Màster Universitari en Enginyeria de Sistemes Electrònics | es_ES |
dc.title | Verificación de un SAR ADC con UVM en un entorno DMS | es_ES |
dc.type | Tesis de máster | es_ES |
dc.rights.accessRights | Abierto | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació | es_ES |
dc.description.bibliographicCitation | Juan Cerdá, J. (2022). Verificación de un SAR ADC con UVM en un entorno DMS. Universitat Politècnica de València. http://hdl.handle.net/10251/181909 | es_ES |
dc.description.accrualMethod | TFGM | es_ES |
dc.relation.pasarela | TFGM\146893 | es_ES |