Mostrar el registro sencillo del ítem
dc.contributor.advisor | Valls Coquillat, Javier | es_ES |
dc.contributor.advisor | Almenar Terré, Vicenç | es_ES |
dc.contributor.author | Santamaría Gómez, Juan Felipe | es_ES |
dc.date.accessioned | 2013-07-10T08:44:45Z | |
dc.date.available | 2013-07-10T08:44:45Z | |
dc.date.created | 2008-12-05 | |
dc.date.issued | 2013-07-10 | |
dc.identifier.uri | http://hdl.handle.net/10251/30956 | |
dc.description.abstract | [ES] Los códigos LDPC son códigos de bloque definidos por una matriz de paridad dispersa. Comparados con otros códigos propuestos después de su invención, estos ofrecen mejores prestaciones y menor complejidad de decodificación. Gracias a esto, son utilizados en varios estándares de comunicación como WiMAX (IEEE 802.16e), 10GBase-T Ethernet (IEEE 802.2an) y DVB_S2 (Digital Video Broadcasting). En esta tesis de máster se han escogido los códigos LDPC estructurados Cuasi-Cíclicos (QC-LDPC) que facilitan y simplifican la codificación frente a los generados aleatoriamente y se han evaluado diferentes algoritmos de decodificación: el algoritmo Sum-Product (SPA) o de propagación de la creencia, el Min-Sum (MS), MS normalizado y MS con offset. Dado que para alcanzar una tasa de decodificación de centenas de Mbps se requiere la implementación VLSI de los mismos, se han evaluado sus prestaciones con precisión finita y se ha presentado una arquitectura hardware para su implementación. | es_ES |
dc.description.abstract | [EN] LDPC codes are block codes defined by a sparse parity-check matrix. In contrast to codes that were proposed after their invention, LDPC codes offer both better performance and lower decoding complexity. This is why they are used in several communication standards such as WiMAX (IEEE 802.16e), 10GBase-T Ethernet (IEEE 802.2an) and DVB_S2 (Digital Video Broadcasting). This Master thesis focuses on structured Quasi-Cyclic LDPC codes that simplify and make decoding easier compared to computer generated random codes. It also evaluates different decoding algorithms: Sum-Product (SPA) known as believe propagation, Min-Sum (MS), Normalized Min-Sum and Offset Min-Sum. Since achieving a decoding rate close to hundreds of Mbps requires a VLSI implementation, the performance of these algorithms using finite precision have been evaluated and a hardware architecture for them is shown. | es_ES |
dc.format.extent | 36 | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject.other | Máster Universitario en Tecnologías, Sistemas y Redes de Comunicaciones-Màster Universitari en Tecnologies, Sistemes i Xarxes de Comunicacions | es_ES |
dc.title | Evaluación de algoritmos para la decodificación de LDPCs Cuasi-Cíclicos | es_ES |
dc.type | Tesis de máster | es_ES |
dc.rights.accessRights | Cerrado | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació | es_ES |
dc.description.bibliographicCitation | Santamaría Gómez, JF. (2008). Evaluación de algoritmos para la decodificación de LDPCs Cuasi-Cíclicos. http://hdl.handle.net/10251/30956. | es_ES |
dc.description.accrualMethod | Archivo delegado | es_ES |