- -

Diseño e implementación de las instrucciones multimedia en un procesador para un sistema multicore en FPGA

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Diseño e implementación de las instrucciones multimedia en un procesador para un sistema multicore en FPGA

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Molero Prieto, Xavier es_ES
dc.contributor.advisor Flich Cardo, José es_ES
dc.contributor.author Cariñana Abasolo, Mario David es_ES
dc.date.accessioned 2015-03-23T09:03:29Z
dc.date.available 2015-03-23T09:03:29Z
dc.date.created 2014-09-11
dc.date.issued 2015-03-23 es_ES
dc.identifier.uri http://hdl.handle.net/10251/48180
dc.description.abstract [ES] El presente trabajo tiene como objetivo simular el comportamiento de un procesador MIPS vectorial en una FPGA (Field Programmable Gate Array) multinúcleo. Para ello se implementa un juego de instrucciones multimedia o vectoriales junto con la lógica necesaria (registros vectoriales, unidad aritmé- tico lógica vectorial, etc.) para que dichas instrucciones se puedan ejecutar en un procesador con arquitectura MIPS. De igual modo, algunos de los elementos de la ruta de datos del procesador inicial también han tenido que ser modificados (unidad de control, etapas intermedias, memorias cache, etc.) Posteriormente se prueba y analiza la mejora del rendimiento del procesador vectorial con respecto a un procesador escalar. es_ES
dc.description.abstract [EN] The present study aims to simulate the behavior of a vector MIPS processor in a multicore FPGA. For this purpose a set of multimedia or vector instructions with the necessary logic (vector registers, vector arithmetic logic unit, etc.) is implemented to ensure that these instructions can be executed on a MIPS processor architecture. Likewise some of the elements of the initial data path processor also had to be modified (control unit, intermediate stages, cache, etc.) Afterward is tested and analyzed the improved vector processing performance respect to a scalar processor. es_ES
dc.format.extent 61 es_ES
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reconocimiento - No comercial - Sin obra derivada (by-nc-nd) es_ES
dc.subject Procesador es_ES
dc.subject Vectorial es_ES
dc.subject Juego de instrucciones es_ES
dc.subject Processor es_ES
dc.subject Vector es_ES
dc.subject Instructions es_ES
dc.subject.classification ARQUITECTURA Y TECNOLOGIA DE COMPUTADORES es_ES
dc.subject.other Grado en Ingeniería Informática-Grau en Enginyeria Informàtica es_ES
dc.title Diseño e implementación de las instrucciones multimedia en un procesador para un sistema multicore en FPGA es_ES
dc.type Proyecto/Trabajo fin de carrera/grado es_ES
dc.rights.accessRights Abierto es_ES
dc.contributor.affiliation Universitat Politècnica de València. Escola Tècnica Superior d'Enginyeria Informàtica es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors es_ES
dc.description.bibliographicCitation Cariñana Abasolo, MD. (2014). Diseño e implementación de las instrucciones multimedia en un procesador para un sistema multicore en FPGA. http://hdl.handle.net/10251/48180. es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\13210 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem