Mostrar el registro completo del ítem
Petit Martí, SV.; Ubal Tena, R.; Sahuquillo Borrás, J.; López Rodríguez, PJ. (2014). Efficient register renaming and recovery for high-performance processors. IEEE Transactions on Very Large Scale Integration (VLSI) Systems. 22(7):1506-1514. https://doi.org/10.1109/TVLSI.2013.2270001
Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/49811
Título: | Efficient register renaming and recovery for high-performance processors | |
Autor: | Ubal Tena, Rafael | |
Entidad UPV: |
|
|
Fecha difusión: |
|
|
Resumen: |
Modern superscalar processors implement register
renaming using either random access memory (RAM) or
content-addressable memories (CAM) tables. The design of these
structures should address both access time and ...[+]
|
|
Palabras clave: |
|
|
Derechos de uso: | Reserva de todos los derechos | |
Fuente: |
|
|
DOI: |
|
|
Editorial: |
|
|
Versión del editor: | http://dx.doi.org/10.1109/TVLSI.2013.2270001 | |
Código del Proyecto: |
|
|
Descripción: |
|
|
Agradecimientos: |
|
|
Tipo: |
|