Mostrar el registro sencillo del ítem
dc.contributor.advisor | Sahuquillo Borrás, Julio | es_ES |
dc.contributor.advisor | Gómez Requena, María Engracia | es_ES |
dc.contributor.author | Duro Gómez, José | es_ES |
dc.date.accessioned | 2015-09-29T09:43:37Z | |
dc.date.available | 2015-09-29T09:43:37Z | |
dc.date.created | 2015-09-11 | |
dc.date.issued | 2015-09-29 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10251/55237 | |
dc.description.abstract | [ES] La memoria principal constituye uno de los principales cuellos de botella de los procesadores manycore. Una de las causas es la arquitectura interna organizada en 8 bancos de las actuales DDR3. Cada banco contiene un buffer (row buffer) que contiene la última fila leída a fin de explotar la localidad espacial de las aplicaciones. Un acceso a un bloque que se encuentre en el row buffer, tiene un tiempo de acceso unas 3 veces menor que si se debe volver a leer la fila de la matriz de celdas. En los procesadores multinúcleo, las distintas aplicaciones compiten en el acceso a los bancos, lo que traduce en dos penalizaciones importantes: por una parte aparecen más conflictos de banco y por otra la tasa de aciertos del row buffer se ve seriamente reducida respecto a la ejecución individual. En consecuencia, son necesarias nuevas organizaciones y políticas de mapeo de direcciones físicas a posiciones en la memoria principal a fin de minimizar las interferencias y maximizar tanto las prestaciones como la equidad. Con este objetivo, en este trabajo se presentan y estudian nuevas organizaciones de los módulos de memoria principal off-chip. | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | Organización DRAM | es_ES |
dc.subject | Row-buffer | es_ES |
dc.subject | Localidad de página | es_ES |
dc.subject | Paralelismo a nivel de banco | es_ES |
dc.subject.classification | ARQUITECTURA Y TECNOLOGIA DE COMPUTADORES | es_ES |
dc.subject.other | Máster Universitario en Ingeniería de Computadores y Redes-Màster Universitari en Enginyeria de Computadors i Xarxes | es_ES |
dc.title | Arquitectura de memoria para explotar la localidad y el paralelismo a nivel de banco | es_ES |
dc.type | Tesis de máster | es_ES |
dc.rights.accessRights | Abierto | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors | es_ES |
dc.description.bibliographicCitation | Duro Gómez, J. (2015). Arquitectura de memoria para explotar la localidad y el paralelismo a nivel de banco. http://hdl.handle.net/10251/55237 | es_ES |
dc.description.accrualMethod | TFGM | es_ES |
dc.relation.pasarela | TFGM\33601 | es_ES |