- -

Diseño e implementación de soporte de calidad de servicio en arquitecturas multinúcleo

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Diseño e implementación de soporte de calidad de servicio en arquitecturas multinúcleo

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Flich Cardo, José es_ES
dc.contributor.author Picornell Sanjuan, Tomás es_ES
dc.date.accessioned 2016-07-25T10:07:16Z
dc.date.available 2016-07-25T10:07:16Z
dc.date.created 2016-07-08
dc.date.issued 2016-07-25 es_ES
dc.identifier.uri http://hdl.handle.net/10251/68082
dc.description.abstract [EN] Networks on chip play a vital rol in application domains when QoS must be assured. Multicore systems, when running applications, need to guarantee certain levels of bandwidths and latency bounds for packet transmissions. In order to achieve that, we need to implement network-level mechanisms that will enable partitioning the available bandwidth of the network. In the other hand, the GAP group is developing a complete manycore system (PEAK) and porting it to multi-FPGA platforms, enabling the execution of applications. The goal of this project is to provide those QoS mechanisms needed at network level and to expose the configuration of such mechanisms to the resource manager running on the system, in order to manage in an efficient and dynamic way the available bandwidth. The work will develop a complete infrastructure of virtual channels and virtual networks that will be reconfigured both at implementation time and at execution time (once implemented on a multi-FPGA system). es_ES
dc.description.abstract [ES] Las redes en el chip juegan un papel clave en los sistemas con soporte a calidad de servicio. Los sistemas multinúcleo, al ejecutar aplicaciones diversas, necesitan garantizar anchos de banda y latencias de transmisión máximas. Para ello, se necesitan mecanismos a nivel de red en el chip que particionen el ancho de banda disponible en la red. Por otro lado, el grupo GAP está desarrollando un sistema multinúcleo (PEAK) en sistemas multi-FPGA que permite ejecutar aplicaciones. El objetivo del trabajo es proveer de dichos mecanismos de calidad de servicio a nivel de red y de exponer la configuración de dichos mecanismos al gestor del sistema con el fin de gestionar de forma eficiente y dinámica el ancho de banda de la red. El trabajo desarrollará toda una infraestructura de canales virtuales y redes virtuales reconfigurable tanto en la fase de implementación como en la fase de utilización (una vez implementado en el sistema multi-FPGA). es_ES
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reserva de todos los derechos es_ES
dc.subject Networks-of-chip es_ES
dc.subject Multicore systems es_ES
dc.subject Quality of service es_ES
dc.subject Virtual channels es_ES
dc.subject Virtual networks. es_ES
dc.subject Redes en el chip es_ES
dc.subject Sistemas multinúcleo es_ES
dc.subject Calidad de servicio es_ES
dc.subject Canales virtuales es_ES
dc.subject Redes virtuales. es_ES
dc.subject.classification ARQUITECTURA Y TECNOLOGIA DE COMPUTADORES es_ES
dc.subject.other Máster Universitario en Ingeniería de Computadores y Redes-Màster Universitari en Enginyeria de Computadors i Xarxes es_ES
dc.title Diseño e implementación de soporte de calidad de servicio en arquitecturas multinúcleo es_ES
dc.type Tesis de máster es_ES
dc.rights.accessRights Abierto es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors es_ES
dc.description.bibliographicCitation Picornell Sanjuan, T. (2016). Diseño e implementación de soporte de calidad de servicio en arquitecturas multinúcleo. http://hdl.handle.net/10251/68082 es_ES
dc.description.accrualMethod TFGM es_ES
dc.relation.pasarela TFGM\47710 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem