Mostrar el registro sencillo del ítem
dc.contributor.advisor | Marín-Roig Ramón, José | es_ES |
dc.contributor.advisor | Pérez Fenollosa, Olegario | es_ES |
dc.contributor.author | Reolid Arocas, Francisco Javier | es_ES |
dc.date.accessioned | 2017-10-19T14:29:43Z | |
dc.date.available | 2017-10-19T14:29:43Z | |
dc.date.created | 2017-09-21 | |
dc.date.issued | 2017-10-19 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10251/89608 | |
dc.description.abstract | One tries to design a digital audio processor with 20 Inputs / 20 Outputs, which will consist of both analog and digital inputs and outputs. The conversion of the analog I / O will be done using codecs with 8-channel TDM multiplexing, and the digital ones will be in I2S format, serving as communication for Dante and Blue Line IP audio protocols. Both communications and signal processing will be done through the DSP Sharc ADSP-21489 from Analog Devices. For the development of the firmware will be made use of the Crosscore IDE of Analog Devices, being C and assembler the languages used. On the other hand, the signal processing will be done through the software Sigma Studio also of Analog devices. In addition, an exclusive plugin will be developed on this platform to be able to have delay lines of more than one second in each one of the outputs, making use of an external SDRAM. After completing the communication and processing stages, if there is time, I try to use the NXP K64 microcontroller to control the digital processor. | es_ES |
dc.description.abstract | Se pretende diseñar un procesador de audio digital 20 Inputs / 20 Outputs, que constará de entradas y salidas tanto analógicas como digitales. La conversión de las I/O analógicas se realizará mediante codecs con mutiplexación TDM de 8 canales, y las digitales estarán en formato I2S, sirviendo de comunicación para los protocolos de audio sobre IP Dante y Blue Line. Tanto las comunicaciones como el procesado de señal se harán a través del DSP Sharc ADSP-21489 de Analog Devices. Para el desarrollo del firmware se hará uso del IDE Crosscore de Analog Devices, siendo C y ensamblador los lenguajes utilizados. Por otro lado, el procesado de señal se hará a través del software Sigma Studio también de Analog devices, además, se desarrollará un plugin exclusivo sobre dicha plataforma para poder tener líneas de retardo de más de un segundo en cada una de las salidas, haciendo uso de una SDRAM externa. Después de haber terminado las etapas de comunicaciones y procesado, si queda tiempo se intentará hacer uso del microcontrolador K64 de NXP para poder gobernar el procesador digital. | es_ES |
dc.format.extent | 49 | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | DSP | es_ES |
dc.subject | SHARC | es_ES |
dc.subject | DMA | es_ES |
dc.subject | DANTE | es_ES |
dc.subject | Microcontroller | es_ES |
dc.subject | TDM | es_ES |
dc.subject | I2S | es_ES |
dc.subject | SPI | es_ES |
dc.subject | Process | es_ES |
dc.subject | Delay | es_ES |
dc.subject | Dynamics | es_ES |
dc.subject | Equalization | es_ES |
dc.subject | Microcontrolador | es_ES |
dc.subject | Audio | es_ES |
dc.subject | Procesado | es_ES |
dc.subject | Dinámica | es_ES |
dc.subject | Ecualización | es_ES |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.subject.other | Grado en Ingeniería de Sistemas de Telecomunicación, Sonido e Imagen-Grau en Enginyeria de Sistemes de Telecomunicació, So i Imatge | es_ES |
dc.title | Desarrollo de un procesador digital de audio de 18 entradas y 18 Salidas | es_ES |
dc.type | Proyecto/Trabajo fin de carrera/grado | es_ES |
dc.rights.accessRights | Cerrado | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Instituto Universitario de Telecomunicación y Aplicaciones Multimedia - Institut Universitari de Telecomunicacions i Aplicacions Multimèdia | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Politécnica Superior de Gandia - Escola Politècnica Superior de Gandia | es_ES |
dc.description.bibliographicCitation | Reolid Arocas, FJ. (2017). Desarrollo de un procesador digital de audio de 18 entradas y 18 Salidas. Universitat Politècnica de València. http://hdl.handle.net/10251/89608 | es_ES |
dc.description.accrualMethod | TFGM | es_ES |
dc.relation.pasarela | TFGM\66161 | es_ES |