- -

Diseño de sistema de verificación e identificación de interlocutor mediante sistema embebido basado en ARM-FPGA

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Diseño de sistema de verificación e identificación de interlocutor mediante sistema embebido basado en ARM-FPGA

Mostrar el registro completo del ítem

Villapún Sánchez, JM. (2017). Diseño de sistema de verificación e identificación de interlocutor mediante sistema embebido basado en ARM-FPGA. Universitat Politècnica de València. http://hdl.handle.net/10251/89822

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/89822

Ficheros en el ítem

Metadatos del ítem

Título: Diseño de sistema de verificación e identificación de interlocutor mediante sistema embebido basado en ARM-FPGA
Autor: Villapún Sánchez, José Manuel
Director(es): Gadea Gironés, Rafael
Entidad UPV: Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica
Fecha acto/lectura:
2017-09-27
Fecha difusión:
Resumen:
[ES] BREVE DESCRIPCIÓN DEL TRABAJO A REALIZAR: El sistema de identificación y verificación del interlocutor estará basado en máquinas de aprendizaje de dos tipos diferentes: K -NN algorithm (como representante de Eager ...[+]
Palabras clave: Reconocimiento de voz , FPGA , Machine Learning , Codiseño
Derechos de uso: Reserva de todos los derechos
Editorial:
Universitat Politècnica de València
Titulación: Máster Universitario en Ingeniería de los Sistemas Electrónicos-Màster Universitari en Enginyeria de Sistemes Electrònics
Tipo: Tesis de máster

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem