- -

Diseño e implementación de un decodificador de LDPCs de alta velocidad y un entorno de test

RiuNet: Institutional repository of the Polithecnic University of Valencia

Share/Send to

Cited by

Statistics

Diseño e implementación de un decodificador de LDPCs de alta velocidad y un entorno de test

Show full item record

Mascarell Català, F. (2010). Diseño e implementación de un decodificador de LDPCs de alta velocidad y un entorno de test. http://hdl.handle.net/10251/12806.

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/12806

Files in this item

Item Metadata

Title: Diseño e implementación de un decodificador de LDPCs de alta velocidad y un entorno de test
Author:
Director(s): Valls Coquillat, Javier Toledo Alarcón, José Francisco
UPV Unit: Universitat Politècnica de València. Servicio de Alumnado - Servei d'Alumnat
Read date / Event date:
2010
Issued date:
Abstract:
Los códigos de comprobación de paridad de baja densidad, denominados LDPCs, están siendo incluidos en multitud de estándares de comunicaciones debido a su gran capacidad de corrección y a su facilidad para paralelizar el ...[+]
Subjects: Ldpc , Bit-flipping , Codificación , Fpga
Copyrigths: Cerrado
degree: Máster Universitario en Ingeniería de los Sistemas Electrónicos-Màster Universitari en Enginyeria de Sistemes Electrònics
Type: Tesis de máster

This item appears in the following Collection(s)

Show full item record