- -

Design, Implementation and Evaluation of a Low Redundant Error Correction Code

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Design, Implementation and Evaluation of a Low Redundant Error Correction Code

Mostrar el registro completo del ítem

Gracia-Morán, J.; Saiz-Adalid, L.; Baraza-Calvo, J.; Gil Tomás, DA.; Gil, P. (2021). Design, Implementation and Evaluation of a Low Redundant Error Correction Code. IEEE Latin America Transactions. 19(11):1903-1911. https://doi.org/10.1109/TLA.2021.9475624

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/185956

Ficheros en el ítem

Metadatos del ítem

Título: Design, Implementation and Evaluation of a Low Redundant Error Correction Code
Autor: Gracia-Morán, Joaquín Saiz-Adalid, Luis-J. Baraza-Calvo, Juan-Carlos Gil Tomás, Daniel Antonio Gil, Pedro
Entidad UPV: Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors
Fecha difusión:
Resumen:
[EN] The continuous raise in the integration scale of CMOS technology has provoked an augment in the fault rate. Particularly, computer memory is affected by Single Cell Upsets (SCU) and Multiple Cell Upsets (MCU). A common ...[+]
Palabras clave: Error correction code , Low redundancy , Fault-tolerant systems , Reliability , Single cell upsets , Multiple cell upsets
Derechos de uso: Reserva de todos los derechos
Fuente:
IEEE Latin America Transactions. (eissn: 1548-0992 )
DOI: 10.1109/TLA.2021.9475624
Editorial:
Institute of Electrical and Electronics Engineers
Versión del editor: https://doi.org/10.1109/TLA.2021.9475624
Código del Proyecto:
info:eu-repo/grantAgreement/UPV//200190032/
info:eu-repo/grantAgreement/UPV//PAID-06-18/
info:eu-repo/grantAgreement/AEI//TIN2016-81075-R//MECANISMOS DE ADAPTACION CONFIABLE PARA VEHICULOS AUTONOMOS Y CONECTADOS/
info:eu-repo/grantAgreement/UPV-VIN//SP20180334//Desarrollo e implementación de Circuitos Correctores de Errores de baja redundancia para Sistemas Empotrados Distribuidos Reconfigurables (DIECC-SEDR)/
Agradecimientos:
© 2021 IEEE. Personal use of this material is permitted. Permissíon from IEEE must be obtained for all other uses, in any current or future media, including reprinting/republishing this material for advertisíng or promotional ...[+]
Tipo: Artículo

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem