Mostrar el registro sencillo del ítem
dc.contributor.advisor | Monzó Ferrer, José María | es_ES |
dc.contributor.advisor | Gadea Gironés, Rafael | es_ES |
dc.contributor.author | Barrera Comeche, Vicente | es_ES |
dc.date.accessioned | 2022-10-14T19:06:21Z | |
dc.date.available | 2022-10-14T19:06:21Z | |
dc.date.created | 2022-09-12 | es_ES |
dc.date.issued | 2022-10-14 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10251/187877 | |
dc.description.abstract | [ES] El presente TFG busca desarrollar un banco de pruebas mediante la metodología UVM que permita automatizar la verificación de un microprocesador RISC-V descrito en HDL que cumpla un juego de instrucciones determinado. RISCV es una arquitectura de conjunto de instrucciones (ISA) abierta desarrollada inicialmente en la Universidad de California, Berckley. Esta arquitectura es fácilmente adaptable a distintas aplicaciones. Al ser una ISA abierta y adaptable, en los últimos años ha adquirido mucha importancia dando lugar a múltiples microprocesadores que la implementan. UVM (Universal Verification Methodology) es una metodología estándar para la verificación de circuitos integrados digitales. Esta metodología está basada en el uso en una librería desarrollada sobre SystemVerliog que contiene diferentes clases que permiten automatizar el proceso de verificación e incrementar el reusó de gran parte de los bancos de pruebas. Por tanto, el objetivo principal del presente TFG es desarrollar un banco de pruebas versátil y autónomo, haciendo uso de UVM, para verificar implementaciones sencillas de microprocesadores RISCV. Este banco de pruebas será configurable indicándole que subconjunto de instrucciones se desea verificar. Como salida deberá generar un informe indicando los resultados de la validación. En la asignatura de Integración de Sistemas Digitales del Grado de Ingeniería de Tecnologías y Servicios de Telecomunicación los alumnos desarrollan distintas implementaciones hardware de RISCV. Estos sistemas desarrollados serán usados como diseños a verificar por el banco de pruebas. Estos diseños de referencia ayudarán al desarrollo y validación del banco de pruebas. Así pues, el presente trabajo tendrá como segundo objetivo desarrollar un sistema de validación de RISC-V que podrá ser usado en la asignatura permitiendo tanto a los alumnos como a los docentes verificar sus implementaciones RISC-V. | es_ES |
dc.format.extent | 52 | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | Verificación | es_ES |
dc.subject | UVM | es_ES |
dc.subject | RISC-V | es_ES |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.subject.other | Grado en Ingeniería de Tecnologías y Servicios de Telecomunicación-Grau en Enginyeria de Tecnologies i Serveis de Telecomunicació | es_ES |
dc.title | Diseño de un banco de pruebas para automatizar la verificación de microprocesadores RISC-V descritos en HDL mediante uso de metodología UVM. | es_ES |
dc.title.alternative | Testbench design for HDL described RISC-V microprocessors automated verification using UVM methodology. | es_ES |
dc.title.alternative | Disseny d un banc de proves per a automatitzar la verificació de microprocessadors RISC-V descrits en HDL mitjançant l ús de metodologia UVM | es_ES |
dc.type | Proyecto/Trabajo fin de carrera/grado | es_ES |
dc.rights.accessRights | Abierto | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació | es_ES |
dc.description.bibliographicCitation | Barrera Comeche, V. (2022). Diseño de un banco de pruebas para automatizar la verificación de microprocesadores RISC-V descritos en HDL mediante uso de metodología UVM. Universitat Politècnica de València. http://hdl.handle.net/10251/187877 | es_ES |
dc.description.accrualMethod | TFGM | es_ES |
dc.relation.pasarela | TFGM\147000 | es_ES |