- -

Task parallelism-based architectures on FPGA to optimize the energy efficiency of AI at the edge

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Task parallelism-based architectures on FPGA to optimize the energy efficiency of AI at the edge

Mostrar el registro completo del ítem

Gadea Gironés, R.; Fe, J.; Monzó Ferrer, JM. (2023). Task parallelism-based architectures on FPGA to optimize the energy efficiency of AI at the edge. Microprocessors and Microsystems. 98:1-15. https://doi.org/10.1016/j.micpro.2023.104824

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/200883

Ficheros en el ítem

Metadatos del ítem

Título: Task parallelism-based architectures on FPGA to optimize the energy efficiency of AI at the edge
Autor: Gadea Gironés, Rafael Fe, Jorge Monzó Ferrer, José María
Entidad UPV: Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació
Fecha difusión:
Resumen:
[EN] In the world of artificial intelligence (AI) at the edge, we need to focus primarily on the energy efficiency with which we approach deep neural network (DNN) applications. In many applications, the speed of obtaining ...[+]
Palabras clave: FPGA , Deep neural network , Hardware co-design , Energy efficiency , Systolic architectures
Derechos de uso: Reconocimiento (by)
Fuente:
Microprocessors and Microsystems. (issn: 0141-9331 )
DOI: 10.1016/j.micpro.2023.104824
Editorial:
Elsevier
Versión del editor: https://doi.org/10.1016/j.micpro.2023.104824
Tipo: Artículo

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem