- -

Diseño e implementación de un buffer de tensión de altas prestaciones en forma de una IP analógica adaptada a distintas condiciones de uso

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Diseño e implementación de un buffer de tensión de altas prestaciones en forma de una IP analógica adaptada a distintas condiciones de uso

Mostrar el registro completo del ítem

García Barrena, J. (2024). Diseño e implementación de un buffer de tensión de altas prestaciones en forma de una IP analógica adaptada a distintas condiciones de uso. Universitat Politècnica de València. http://hdl.handle.net/10251/208823

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/208823

Ficheros en el ítem

Metadatos del ítem

Título: Diseño e implementación de un buffer de tensión de altas prestaciones en forma de una IP analógica adaptada a distintas condiciones de uso
Otro titulo: Design and Implementation of a high performance voltage buffer in the form of an analog IP customized to different conditions of use
Disseny i implementació d'un buffer de tensió d'altes prestacions en forma d'un IP analògic adaptat a diferents condicions d'ús
Autor: García Barrena, Jara
Director(es): Herrero Bosch, Vicente
Entidad UPV: Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica
Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació
Fecha acto/lectura:
2024-07-10
Fecha difusión:
Resumen:
[ES] Los buffers o seguidores de tensión son elementos muy útiles en distintas aplicaciones relacionadas con el diseño de circuitos integrados (ASICs). Se emplean como elementos de aislamiento entre distintas etapas, ...[+]


[EN] Buffers or voltage followers are very useful elements in different applications related to the design of integrated circuits (ASICs). They are used as isolation elements between different stages, and can act as ...[+]
Palabras clave: Buffer , Analog IP , ASIC
Derechos de uso: Reserva de todos los derechos
Editorial:
Universitat Politècnica de València
Código del Proyecto:
info:eu-repo/grantAgreement/FUNDACION DONOSTIA INTERNATIONAL PHYSICS CENTER; COMISION DE LAS COMUNIDADES EUROPEA//951281/
Titulación: Máster Universitario en Ingeniería de Telecomunicación-Màster Universitari en Enginyeria de Telecomunicació
Tipo: Tesis de máster

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem