- -

Diseño e Implementación en FPGA de un turbo decodificador para HSDPA

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Diseño e Implementación en FPGA de un turbo decodificador para HSDPA

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Valls Coquillat, Javier es_ES
dc.contributor.advisor Almenar Terré, Vicenç es_ES
dc.contributor.author Marí Romero, Antonio Francisco es_ES
dc.date.accessioned 2013-07-08T11:35:59Z
dc.date.available 2013-07-08T11:35:59Z
dc.date.created 2010-11-29
dc.date.issued 2013-07-08
dc.identifier.uri http://hdl.handle.net/10251/30819
dc.description.abstract [ES] Este trabajo aborda el diseño de un turbo decodificador para el estándar 3.5G (HSDPA) partiendo desde la teoría de los códigos convolucionales. Se han estudiado los algoritmos para decodificación existentes en la literatura y se han modelado en Matlab para evaluar sus prestaciones. El algoritmo seleccionado ha sido el max-log-MAP mejorado, por su equilibrio entre complejidad y prestaciones. Debido a la naturaleza iterativa de los algoritmos para turbo decodificación, se han tenido que buscar técnicas de normalización para evitar el desbordamiento, no deseable, que podrían llegar a sufrir los datos. Se ha diseñado una arquitectura parcialmente paralela y se ha implementado en un dispositivo de lógica programable- FPGA. Se ha obtenido una tasa de decodificación de 18 Mbps que cumple con los requisitos del estándar HSDPA, con un área de 488 slices 11 BSRAMs. es_ES
dc.description.abstract [EN] In this work, the design of a turbo decoder for the 3.5G (HSDPA) standard is presented. We have first studied the convolutional codes theory, then, the turbo codes algorithm, from recent literature, were evaluated by simulation in Matlab: the codes were modelled and simulated for a A WGN channel. The max-log-MAP algorithm achieves the best trade-off between performance and complexity. The iterative nature ofthe turbo decode algorithm produces overflows, then, we had to look for different altematives to avoid them. Finally, we have proposed a partially parallel architecture which has been implemented in an FPGA device. The decoder implementation can achieve 18 of · with an area of 488 slices and 11 BSRAM es_ES
dc.format.extent 29 es_ES
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reserva de todos los derechos es_ES
dc.subject FPGA es_ES
dc.subject Turbo códigos es_ES
dc.subject HSDPA es_ES
dc.subject Turbo coding es_ES
dc.subject.other Máster Universitario en Tecnologías, Sistemas y Redes de Comunicaciones-Màster Universitari en Tecnologies, Sistemes i Xarxes de Comunicacions es_ES
dc.title Diseño e Implementación en FPGA de un turbo decodificador para HSDPA es_ES
dc.type Tesis de máster es_ES
dc.rights.accessRights Cerrado es_ES
dc.contributor.affiliation Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació es_ES
dc.description.bibliographicCitation Marí Romero, AF. (2010). Diseño e Implementación en FPGA de un turbo decodificador para HSDPA. http://hdl.handle.net/10251/30819. es_ES
dc.description.accrualMethod Archivo delegado es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem