Mostrar el registro sencillo del ítem
dc.contributor.advisor | Bataller Mascarell, Jordi | es_ES |
dc.contributor.advisor | Valls Coquillat, Javier | es_ES |
dc.contributor.author | Cortés Méndez, Josep | es_ES |
dc.date.accessioned | 2013-09-10T10:55:53Z | |
dc.date.available | 2013-09-10T10:55:53Z | |
dc.date.created | 2006-03-08 | |
dc.date.issued | 2013-09-10 | |
dc.identifier.uri | http://hdl.handle.net/10251/31931 | |
dc.description.abstract | Este proyecto se centra en los ficheros escritos en el lenguaje VHDL llamados cores IP (Intelectual Property). Un core IP es un modelo sintetizable de un circuito de elevada complejidad, descrito en un lenguaje de descripción de hardware. Los lenguajes de descripción de hardware, como el VHDL, contienen ciertas sentencias que posibilitan la parametrización y generalización de los modelos digitales que describen. Esto posibilita la adaptación del modelo a las distintas aplicaciones a las que va destinado; cambiando ciertos parámetros, puede cambiar no sólo los anchos de palabra de una ruta de datos sino el tipo de arquitectura o ciertas funcionalidades del circuito. Sin embargo, esto que supone una clara ventaja desde el punto de vista de la versatilidad del core, también constituye una desventaja cuando se pretende transferir el código a otros usuarios. Es decir, interesa posibilitar la transferencia del core particularizado para cierta aplicación (con unos parámetros fijos) sin que eso suponga poner a disposición del usuario toda su potencialidad. Por tanto en este proyecto se presenta un software que facilita la realización de un fichero VHDL particularizado para una aplicación y del que no se puede extraer con facilidad su arquitectura interna, a partir de un fichero fuente VHDL genérico y los valores de sus parámetros. Es decir, se diseñará un ¿parser¿ para los ficheros fuentes VHDL que escribirá de nuevo esos mismos ficheros pero siendo ahora ficheros planos donde se habrá eliminado la jerarquía del modelo y los elementos genéricos y se habrán desplegado los bucles. Para ello se utilizará como lenguaje de parsing el lenguaje C++. | es_ES |
dc.format.extent | 96 | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | Lenguaje de programación de c++ | es_ES |
dc.subject | Vhdl | es_ES |
dc.subject.classification | LENGUAJES Y SISTEMAS INFORMATICOS | es_ES |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.subject.other | Ingeniero Técnico de Telecomunicación, esp. en Sistemas Electrónicos-Enginyer Tècnic en Telecomunicació, esp. en Sistemes Electrònics | es_ES |
dc.title | Parser VHDL - C | es_ES |
dc.type | Proyecto/Trabajo fin de carrera/grado | es_ES |
dc.rights.accessRights | Cerrado | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Instituto Universitario Mixto de Tecnología de Informática - Institut Universitari Mixt de Tecnologia d'Informàtica | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Instituto Universitario de Telecomunicación y Aplicaciones Multimedia - Institut Universitari de Telecomunicacions i Aplicacions Multimèdia | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Escuela Politécnica Superior de Gandia - Escola Politècnica Superior de Gandia | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Sistemas Informáticos y Computación - Departament de Sistemes Informàtics i Computació | es_ES |
dc.description.bibliographicCitation | Cortés Méndez, J. (2006). Parser VHDL - C. Universitat Politècnica de València. http://hdl.handle.net/10251/31931 | es_ES |
dc.description.accrualMethod | Archivo delegado | es_ES |