- -

High-Throughput Interpolator Architecture for Low-Complexity Chase Decoding of RS Codes

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

High-Throughput Interpolator Architecture for Low-Complexity Chase Decoding of RS Codes

Mostrar el registro completo del ítem

García Herrero, FM.; Canet Subiela, MJ.; Valls Coquillat, J.; Meher, PK. (2012). High-Throughput Interpolator Architecture for Low-Complexity Chase Decoding of RS Codes. IEEE Transactions on Very Large Scale Integration (VLSI) Systems. 20(3):568-573. https://doi.org/10.1109/TVLSI.2010.2103961

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/35462

Ficheros en el ítem

Metadatos del ítem

Título: High-Throughput Interpolator Architecture for Low-Complexity Chase Decoding of RS Codes
Autor: García Herrero, Francisco Miguel Canet Subiela, Mª José Valls Coquillat, Javier Meher, Pramod Kumar
Entidad UPV: Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica
Universitat Politècnica de València. Instituto Universitario de Telecomunicación y Aplicaciones Multimedia - Institut Universitari de Telecomunicacions i Aplicacions Multimèdia
Fecha difusión:
Resumen:
In this paper, a high-throughput interpolator architecture for soft-decision decoding of Reed-Solomon (RS) codes based on low-complexity chase (LCC) decoding is presented. We have formulated a modified form of the Nielson's ...[+]
Palabras clave: Algebraic soft-decision decoding , Interpolation , Low-complexity chase (LCC) , Low latency , Nielson's algorithm , Reed-Solomon (R-S) codes
Derechos de uso: Cerrado
Fuente:
IEEE Transactions on Very Large Scale Integration (VLSI) Systems. (issn: 1063-8210 )
DOI: 10.1109/TVLSI.2010.2103961
Editorial:
Institute of Electrical and Electronics Engineers (IEEE)
Versión del editor: http://dx.doi.org/10.1109/TVLSI.2010.2103961
Código del Proyecto:
info:eu-repo/grantAgreement/MICINN//TEC2008-06787/ES/ARQUITECTURAS DE FEC PARA SISTEMAS DE COMUNICACIONES DE MUY ALTA VELOCIDAD/
Agradecimientos:
This work was supported by FEDER and the Spanish Ministerio de Ciencia e Innovacion, under Grant TEC2008-06787.
Tipo: Artículo

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem