- -

Characterizing the impact of process variation on 45 nm NoC-based CMPs

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Characterizing the impact of process variation on 45 nm NoC-based CMPs

Mostrar el registro completo del ítem

Hernández Luz, C.; Roca Pérez, A.; Flich Cardo, J.; Silla Jiménez, F.; Duato Marín, JF. (2011). Characterizing the impact of process variation on 45 nm NoC-based CMPs. Journal of Parallel and Distributed Computing. 71(5):651-663. https://doi.org/10.1016/j.jpdc.2010.09.006

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/37694

Ficheros en el ítem

Metadatos del ítem

Título: Characterizing the impact of process variation on 45 nm NoC-based CMPs
Autor: Hernández Luz, Carles Roca Pérez, Antoni Flich Cardo, José Silla Jiménez, Federico Duato Marín, José Francisco
Entidad UPV: Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors
Universitat Politècnica de València. Grupo de Arquitecturas Paralelas
Fecha difusión:
Resumen:
[EN] Current integration scales make possible to design chip multiprocessors with a large amount of cores interconnected by a NoC. Unfortunately, they also bring process variation, posing a new burden to processor ...[+]
Palabras clave: CMP (or Chip multiprocessor) , NoC (or Network-on-Chip) , Process mapping , Process variations , Router design , Chip Multiprocessor , Conformal mapping , Design , Microprocessor chips , Multiprocessing systems , Servers , Systems analysis , VLSI circuits , Routers
Derechos de uso: Cerrado
Fuente:
Journal of Parallel and Distributed Computing. (issn: 0743-7315 )
DOI: 10.1016/j.jpdc.2010.09.006
Editorial:
Elsevier
Versión del editor: http://dx.doi.org/10.1016/j.jpdc.2010.09.006
Código del Proyecto:
info:eu-repo/grantAgreement/MICINN//TIN2009-14475-C04-01/ES/Arquitecturas De Servidores, Aplicaciones Y Servicios/
info:eu-repo/grantAgreement/EC/FP7/248972/EU/Nanoscale Silicon-Aware Network-on-Chip Design Platform/
info:eu-repo/grantAgreement/MEC//CSD2006-00046/ES/Arquitecturas fiables y de altas prestaciones para centros de proceso de datos y servidores de Internet/
Agradecimientos:
This work was supported by the Spanish MEC and MICINN, as well as European Comission FEDER funds, under Grants CSD2006-00046 and TIN2009-14475-C04. It was also partly supported by the project NaNoC (project label 248972) ...[+]
Tipo: Artículo

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem