- -

Diseño de un sistema de realidad aumentada sobre un dispositivo FPGA

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Diseño de un sistema de realidad aumentada sobre un dispositivo FPGA

Mostrar el registro completo del ítem

Collado Ruiz, JP. (2013). Diseño de un sistema de realidad aumentada sobre un dispositivo FPGA. Universitat Politècnica de València. http://hdl.handle.net/10251/44876

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/44876

Ficheros en el ítem

Metadatos del ítem

Título: Diseño de un sistema de realidad aumentada sobre un dispositivo FPGA
Autor: Collado Ruiz, Javier Primitivo
Director(es): Colom Palero, Ricardo José Juan Lizandra, María Carmen
Entidad UPV: Universitat Politècnica de València. Servicio de Alumnado - Servei d'Alumnat
Fecha acto/lectura:
2013-09-18
Fecha difusión:
Resumen:
[EN] Comon Augmented Reality frameworks are focused on software, as ARtoolKit. This requires high velocity processors, unable to find on common FPGA. Present work provides a hardware adapted path, beneath three different ...[+]


[ES] La mayoría de entornos de realidad aumentada centrados en software, como ARToolKit, requieren procesadores de alta velocidad que no encontramos en una FPGA. En este trabajo se plantea una vía adaptada al hardware con ...[+]
Palabras clave: Realidad aumentada (RA) , Field Programable Gate Array , Algoritmo pasada única , Augmented reality , Single pass algorithm
Derechos de uso: Cerrado
Editorial:
Universitat Politècnica de València
Titulación: Máster Universitario en Ingeniería de los Sistemas Electrónicos-Màster Universitari en Enginyeria de Sistemes Electrònics
Tipo: Tesis de máster

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem