Mostrar el registro sencillo del ítem
dc.contributor.advisor | Valls Coquillat, Javier | es_ES |
dc.contributor.author | Perrone, Gabriele | es_ES |
dc.date.accessioned | 2016-11-25T11:53:22Z | |
dc.date.available | 2016-11-25T11:53:22Z | |
dc.date.created | 2016-09-23 | |
dc.date.issued | 2016-11-25 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10251/74623 | |
dc.description.abstract | [EN] Reed-Solomon error correcting codes are being included in the last 100 Gbps Ethernet standards. The aim of this work is the design and implementation of hardware architectures suitable for decoding Reed-Solomon codes at 100Gbps. The area, throughput and latency of the standard parallel Reed-Solomon decoder will be analyzed and hardware architectures for 100 Gbps operation will be derived. The proposed architectures will be modelled with VHDL and implemented in FPGA devices. | es_ES |
dc.description.abstract | [ES] Los códigos de corrección de errores Reed-Solomon se están incluyendo en los últimos estándares de Ethernet a 100 Gbps. El objetivo de este trabajo es el diseño e implementación de arquitecturas hardware válidas para la decodificación de códigos Reed-Solomon a 100 Gbps. Se analizará el área, velocidad y latencia del esquema de decodificación estándar y se propondrán arquitecturas hardware capaces de operar a la tasa objetivo. Las arquitecturas propuestas se codificarán con VHDL y se implementarán en dispositivos FPGA. | es_ES |
dc.language | Español | es_ES |
dc.publisher | Universitat Politècnica de València | es_ES |
dc.rights | Reserva de todos los derechos | es_ES |
dc.subject | VLSI | es_ES |
dc.subject | FPGA | es_ES |
dc.subject | Reed-Solomon | es_ES |
dc.subject | Decodificación | es_ES |
dc.subject | 100 Gbps | es_ES |
dc.subject.classification | TECNOLOGIA ELECTRONICA | es_ES |
dc.subject.other | Máster Universitario en Ingeniería de los Sistemas Electrónicos-Màster Universitari en Enginyeria de Sistemes Electrònics | es_ES |
dc.title | Diseño e implementación en FPGA de decodificadores de códigos Reed-Solomon para operar a Gbps | es_ES |
dc.type | Tesis de máster | es_ES |
dc.rights.accessRights | Cerrado | es_ES |
dc.contributor.affiliation | Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica | es_ES |
dc.description.bibliographicCitation | Perrone, G. (2016). Diseño e implementación en FPGA de decodificadores de códigos Reed-Solomon para operar a Gbps. Universitat Politècnica de València. http://hdl.handle.net/10251/74623 | es_ES |
dc.description.accrualMethod | TFGM | es_ES |
dc.relation.pasarela | TFGM\48550 | es_ES |