- -

Validación por inyección de fallos en VHDL de la arquitectura TTA

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Validación por inyección de fallos en VHDL de la arquitectura TTA

Mostrar el registro sencillo del ítem

Ficheros en el ítem

dc.contributor.advisor Gil Tomás, Daniel Antonio es_ES
dc.contributor.advisor Gil Vicente, Pedro Joaquín es_ES
dc.contributor.author Gracia Morán, Joaquín es_ES
dc.date.accessioned 2010-04-20T07:21:06Z es_ES
dc.date.created 2004-10-01T08:00:00Z es_ES
dc.date.issued 2010-04-20T07:21:06Z es_ES
dc.identifier.uri http://hdl.handle.net/10251/7526 es_ES
dc.description.abstract La inyección de fallos es una técnica utilizada para la validación experimental de Sistemas Tolerantes a Fallos. Se distinguen tres grandes categorías: inyección de fallos física (denominada también physical fault injection o hardware implemented fault injection), inyección de fallos implementada por software (en inglés software implemented fault injection) e inyección de fallos basada en simulación. Una de las que más auge está teniendo últimamente es la inyección de fallos basada en simulación, y en particular la inyección de fallos basada en VHDL. Las razones del uso de este lenguaje se pueden resumir en: " Es un lenguaje estándar ampliamente utilizado en el diseño digital actual. " Permite describir el sistema en distintos niveles de abstracción. " Algunos elementos de su semántica pueden ser utilizados en la inyección de fallos. Para realizar la inyección de fallos basada en VHDL, diferentes autores han propuesto tres tipos de técnicas. La primera está basada en la utilización de los comandos del simulador para modificar los valores de las señales y variables del modelo. La segunda se basa en la modificación del código, insertando perturbadores en el modelo o creando mutantes de componentes ya existentes. La tercera técnica se basa en la ampliación de los tipos del lenguaje y en la modificación de las funciones del simulador VHDL. Actualmente, ha surgido otra tendencia de la inyección de fallos basada en VHDL, denominada genéricamente emulación de fallos. La emulación añade ciertos componentes al modelo (inyectores, que suelen ser perturbadores o mutantes, disparadores de la inyección, recolectores de datos, etc.). El modelo junto con los nuevos componentes son sintetizados en una FPGA, que es donde se realiza la inyección. Con la introducción cada vez mayor de sistemas tolerantes a fallos en aplicaciones críticas, su validación se está convirtiendo en uno de los puntos clave para su uso. es_ES
dc.language Español es_ES
dc.publisher Universitat Politècnica de València es_ES
dc.rights Reserva de todos los derechos es_ES
dc.source Riunet
dc.subject Proyecto fit es_ES
dc.subject Perturbadores es_ES
dc.subject Sistema tolerante a fallos es_ES
dc.subject Vfit es_ES
dc.subject Silencio ante fallos es_ES
dc.subject Arquitectura time-triggered es_ES
dc.subject Inyección de fallos es_ES
dc.subject Sistemas empotrados es_ES
dc.subject Mutantes es_ES
dc.subject Modelos de fallos es_ES
dc.subject Sindrome de error es_ES
dc.subject Inyección de fallos basada en vhdl es_ES
dc.subject Confiabilidad es_ES
dc.subject Validación es_ES
dc.subject.classification ARQUITECTURA Y TECNOLOGIA DE COMPUTADORES es_ES
dc.title Validación por inyección de fallos en VHDL de la arquitectura TTA
dc.type Tesis doctoral es_ES
dc.subject.unesco 330408 - Fiabilidad de los ordenadores es_ES
dc.subject.unesco 330406 - Arquitectura de ordenadores es_ES
dc.subject.unesco 330417 - Sistemas en tiempo real es_ES
dc.identifier.doi 10.4995/Thesis/10251/7526 es_ES
dc.rights.accessRights Abierto es_ES
dc.contributor.affiliation Universitat Politècnica de València. Departamento de Informática de Sistemas y Computadores - Departament d'Informàtica de Sistemes i Computadors es_ES
dc.description.bibliographicCitation Gracia Morán, J. (2004). Validación por inyección de fallos en VHDL de la arquitectura TTA [Tesis doctoral no publicada]. Universitat Politècnica de València. https://doi.org/10.4995/Thesis/10251/7526 es_ES
dc.description.accrualMethod Palancia es_ES
dc.type.version info:eu-repo/semantics/acceptedVersion es_ES
dc.relation.tesis 2161 es_ES


Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem