Huyuk, T.; Di Nitto, Antonio; Jaworski, Grzegorz; Gadea, Andres; Valiente-Dobón, Jose Javier; Nyberg, Johan; Palacz, Marcin; Soderstrom, Par-Anders; Aliaga-Varea, Ramon Jose; de Angelis, Giacomo; Atac, Ayse; Collado, Javier; Domingo-Pardo, Cesar; Egea, Francisco Javier; Erduran, Nizamettin; Gadea Gironés, Rafael; Herrero-Bosch, Vicente(Springer-Verlag, 2016-03-18)
[EN] The NEutron Detector Array (NEDA) project aims at the construction of a new high-efficiency compact neutron detector array to be coupled with large gamma-ray arrays such as AGATA. The application of NEDA ranges from ...
[EN] The new TRacking Array for light Charged particle Ejectiles (TRACE) detector system requires monitorization and sampling of all pulses in a large number of channels with very strict space and power consumption ...
Gadea Gironés, Rafael(Universitat Politècnica de València, 2018-06-05)
Desarrollar un ejemplo sencillo de banco de pruebas en simulink donde se compruebe el funcionamiento de un HDL diseñado mediante la cosimulación entre simulink y un simulador HDL
Zafrilla Muñoz, Jorge(Universitat Politècnica de València, 2020-10-19)
[ES] El objetivo principal de este proyecto es desarrollar un agente para la gestión de los diferentes tipos de medidas de señales físicas soportadas por los dispositivos G.hn de MaxLinear. El agente estará basado en el ...
Rohde, Johanna(Universitat Politècnica de València, 2017-12-12)
This master thesis describes the "SOCAO" source-to-source compiler that translates C/C++ input sources into an OpenCL accelerated program. The concept is to accelerate a time consuming software function in a two step ...
Compadre Ochando, Juan(Universitat Politècnica de València, 2019-10-09)
[ES] En la evaluación de distintos chips es necesario generar patrones en sus señales de entrada y comprobar que las de salida sean correctas. Estos patrones deben cubrir todas las posibilidades del chip para asegurar su ...
Camarasa Jovani, Marta(Universitat Politècnica de València, 2018-10-04)
Este proyecto consiste en el empleo de un sistema CPS (Cyber-Physical System) de captura y análisis de datos para programar alarmas predictivas de mantenimiento en el equipo de la planta de motores de la factoría Ford en ...
Martín Navarro, Antonio(Universitat Politècnica de València, 2019-01-23)
El principal objetivo de este proyecto es desarrollar un protocol que gestione los diferentes tipos de medidas de señales físicas soportadas por los dispositivos G.hn de MaxLinear. El protocolo estará basado en el protocolo ...
Chabert Ull, Carlos(Universitat Politècnica de València, 2020-10-13)
[ES] El presente TFM se ha realizado en la empresa KERAjet S.A. conocida por la tecnología
de impresión cerámica digital. Trata sobre el desarrollo de un sistema de iluminación ultravioleta
para el curado de tintas en ...
Linaje Moreno, Francisco(Universitat Politècnica de València, 2018-10-05)
El proyecto tendrá como objetivo el desarrollo de una red neuronal multicapa configurable en java para la empresa NextNight y su red social nextnightapp, sin uso de librerías de inteligencia artificial ya desarrolladas ...
Villena Martínez, José David(Universitat Politècnica de València, 2013-03-06)
[ES] La idea principal es realizar una prueba automática y sistema de análisis para los bordes de corte con el fin de mejorar la resistencia al desgaste y reducir la energía de corte en hojas industriales. En primer lugar ...
Aliaga Varea, Ramón José(Universitat Politècnica de València, 2016-05-02)
[EN] Positron Emission Tomography (PET) is a non-invasive nuclear medical imaging modality that makes it possible to observe the distribution of metabolic substances within a patient's body after marking them with radioactive ...
Aznar Ruiz, Carlos(Universitat Politècnica de València, 2017-05-03)
Real-time audio applications are demanding more computational cost day by day, due to the increase in complexity of the applications or due to the increase of audio channels to process. For that task, usually specific DSP ...
Villapún Sánchez, José Manuel(Universitat Politècnica de València, 2017-10-23)
[ES]
BREVE DESCRIPCIÓN DEL TRABAJO A REALIZAR: El sistema de identificación y verificación del interlocutor estará basado en máquinas de aprendizaje de dos tipos diferentes: K -NN algorithm (como representante de Eager ...
Herraiz Calatayud, María(Universitat Politècnica de València, 2019-10-09)
[ES] La Metodología de Verificación Universal (UVM) es una metodología estandarizada para la verificación de diseños de circuitos integrados. Se basa en una extensa biblioteca de clases escritas en SystemVerilog a partir ...
Barrera Comeche, Vicente(Universitat Politècnica de València, 2022-10-14)
[ES] El presente TFG busca desarrollar un banco de pruebas mediante la metodología UVM que permita automatizar la verificación de un microprocesador RISC-V descrito en HDL que cumpla un juego de instrucciones determinado.
RISCV ...
Twizere Bakunda, Jackson Daudet(Universitat Politècnica de València, 2016-12-21)
[EN]
In this thesis, we have designed a prototype bearing a FPGA scheduled in an operating system environment in real time and you spend a neural network trained with an algorithm learning "baessian regularization".