- -

Desarrollo de un módulo IP de procesador RISC-V en System Verilog

RiuNet: Repositorio Institucional de la Universidad Politécnica de Valencia

Compartir/Enviar a

Citas

Estadísticas

  • Estadisticas de Uso

Desarrollo de un módulo IP de procesador RISC-V en System Verilog

Mostrar el registro completo del ítem

Segarra Górriz, I. (2019). Desarrollo de un módulo IP de procesador RISC-V en System Verilog. http://hdl.handle.net/10251/127830

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10251/127830

Ficheros en el ítem

Metadatos del ítem

Título: Desarrollo de un módulo IP de procesador RISC-V en System Verilog
Autor: Segarra Górriz, Izan
Director(es): Martínez Pérez, Jorge Daniel Monzó Ferrer, José María
Entidad UPV: Universitat Politècnica de València. Departamento de Ingeniería Electrónica - Departament d'Enginyeria Electrònica
Universitat Politècnica de València. Escuela Técnica Superior de Ingenieros de Telecomunicación - Escola Tècnica Superior d'Enginyers de Telecomunicació
Fecha acto/lectura:
2019-09-23
Fecha difusión:
Resumen:
[ES] El objetivo fundamental del presente trabajo es desarrollar un core IP de procesador RISC-V en SystemVerilog que soporte de manera completa el ISA (Instruction Set Architecture) RV32IM, tanto en su versión Single ...[+]


[EN] The main objective of this project is to develop a RISC-V processor IP core in SystemVerilog that fully supports the RV32IM ISA (Instruction Set Architecture), both in its Single Cycle version and in the Multi Cycle ...[+]
Palabras clave: RISC-V , FPGA , IP , System Verilog
Derechos de uso: Reconocimiento - No comercial (by-nc)
Editorial:
Universitat Politècnica de València
Titulación: Grado en Ingeniería de Tecnologías y Servicios de Telecomunicación-Grau en Enginyeria de Tecnologies i Serveis de Telecomunicació
Tipo: Proyecto/Trabajo fin de carrera/grado

recommendations

 

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro completo del ítem